[发明专利]一种带有加解密功能的数据摆渡模块及其数据处理方法在审
申请号: | 201711019953.2 | 申请日: | 2017-10-27 |
公开(公告)号: | CN107832248A | 公开(公告)日: | 2018-03-23 |
发明(设计)人: | 聂云杰;王元强;朱孟江;赵华 | 申请(专利权)人: | 南京南瑞集团公司;南京南瑞信息通信科技有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;H04L9/06;H04L9/08 |
代理公司: | 南京纵横知识产权代理有限公司32224 | 代理人: | 董建林 |
地址: | 211100 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 有加 解密 功能 数据 摆渡 模块 及其 数据处理 方法 | ||
1.一种带有加解密功能的数据摆渡模块,其特征在于:包括相互通信的两FPGA芯片,两FPGA芯片分别与两主机通信,每个FPGA连接SM1算法芯片和SM2算法芯片。
2.根据权利要求1所述的一种带有加解密功能的数据摆渡模块,其特征在于:FPGA芯片通过PCIE接口与主机通信。
3.根据权利要求1所述的一种带有加解密功能的数据摆渡模块,其特征在于:FPGA芯片与主机之间采用DMA方式通信。
4.根据权利要求1所述的一种带有加解密功能的数据摆渡模块,其特征在于:SM1算法芯片用以对数据进行加解密处理,SM2算法芯片用以完成秘钥协商及身份认证工作。
5.根据权利要求1所述的一种带有加解密功能的数据摆渡模块,其特征在于:两FPGA芯片通过高速串行接口进行通信。
6.一种带有加解密功能的数据摆渡模块的数据处理方法,其特征在于:包括,
一FPGA芯片与主机之间数据传输;
数据包传输到摆渡模块后,被解析并根据数据包格式分别进行处理,包括明文透传、加解密处理、秘钥协商及身份认证;
需明文透传的数据包,直接传输给另一FPGA芯片;
需加解密处理的数据包,通过SM1算法芯片处理后直接传输给另一FPGA芯片;
需秘钥协商及身份认证的数据包,通过SM2算法芯片处理后通过FPGA芯片返回到原来的主机。
7.根据权利要求6所述的一种带有加解密功能的数据摆渡模块的数据处理方法,其特征在于:数据摆渡模块采用MSI中断方式中断主机,并能根据主机的CPU核心数动态调整MSI中断个数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京南瑞集团公司;南京南瑞信息通信科技有限公司,未经南京南瑞集团公司;南京南瑞信息通信科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711019953.2/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置