[发明专利]一种多处理器平台的上下电和复位控制装置有效
申请号: | 201711057918.X | 申请日: | 2017-11-01 |
公开(公告)号: | CN107992179B | 公开(公告)日: | 2020-08-11 |
发明(设计)人: | 鲜于琳;曾文兵;王明博;张锐;查坤;冯小利;陈辉 | 申请(专利权)人: | 湖北三江航天万峰科技发展有限公司 |
主分类号: | G06F1/24 | 分类号: | G06F1/24;G06F1/26 |
代理公司: | 武汉东喻专利代理事务所(普通合伙) 42224 | 代理人: | 方可 |
地址: | 432000 *** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 处理器 平台 上下 复位 控制 装置 | ||
1.一种多处理器平台的上下电和复位顺序控制装置,其特征在于,包括第二电源控制模块、第二电源转换模块、FPGA、第一电源控制模块和第一电源转换模块;
所述第二电源控制模块的输入端连接外部电源,其输出端分为两路,一路与第一电源转换模块的第一输入端相连,另一路与所述第二电源转换模块的输入端相连,第二电源转换模块的输出端与第一电源控制模块的输入端相连;所述第一电源控制模块的输出端与FPGA的输入端相连;所述第一电源转换模块的输出端与多处理器平台的第一输入端相连;所述FPGA的第一输出端与第一电源转换模块的第二输入端相连,第二输出端与多处理器平台的第二输入端相连;
所述第二电源控制模块用于驱动所述第二电源转换模块将外部供电电源转换为FPGA的工作电源;
通过所述FPGA设定多处理器平台上各模块的复位控制逻辑,并根据多处理器平台上各模块的不同工作电压分别设定其上电和下电控制逻辑;
所述第一电源控制模块包括第一电源开关和第二电源开关;其中,所述第一电源开关用于驱动FPGA根据设定的上电和复位控制逻辑输出上电及复位信号,上电时开启,下电时关闭;所述FPGA接收第一电源开关发出的上电信号后,按照设定的上电控制逻辑依次输出电压控制信号,第一电源转换模块根据接收的不同电压控制信号将外部供电电源转换为相应的工作电压以控制多处理器平台依次上电;上电完成后,FPGA根据设定的复位控制逻辑依次输出复位信号,多处理器平台依次执行复位操作;
所述第二电源开关用于驱动FPGA根据设定的下电控制逻辑输出下电信号,下电时开启,上电时关闭;所述FPGA接收第二电源开关发出的下电信号后,按照设定的下电控制逻辑依次输出电压控制信号,第一电源转换模块根据接收的不同电压控制信号控制多处理器平台依次下电。
2.如权利要求1所述的上下电和复位顺序控制装置,其特征在于,所述处理器为C6713芯片。
3.如权利要求2所述的上下电和复位顺序控制装置,其特征在于,所述多处理器平台的工作电压包括28V,5V,3.3V,1.8V和±15V,所述第一电源转换模块将28V DC电源转换为5V工作电源,再将5V工作电源转换为3.3V,1.8V和±15V的工作电源;
所述第二电源转换模块将28V DC电源转换为FPGA所需的3.3V工作电源。
4.如权利要求3所述的上下电和复位顺序控制装置,其特征在于,所述多处理器平台主板上电的电压顺序为:28V、5V、3.3V、1.8V、±15V。
5.如权利要求1所述的上下电和复位顺序控制装置,其特征在于,所述多处理器平台主板的复位顺序为:处理器、FLASH、CPLD、通信电路。
6.如权利要求3所述的上下电和复位顺序控制装置,其特征在于,所述多处理器平台主板下电的电压顺序为:±15V、1.8V、3.3V、5V、28V。
7.如权利要求5所述的上下电和复位顺序控制装置,其特征在于,所述多个处理器同时进行复位。
8.如权利要求5所述的上下电和复位顺序控制装置,其特征在于,所述通信电路包括以太网模块、422模块和CAN模块,所述以太网模块、422模块和CAN模块同时进行复位。
9.如权利要求1所述的上下电和复位顺序控制装置,其特征在于,所述多处理器平台的上电、复位和下电顺序,以及信号脉宽可通过修改FPGA的控制逻辑来实现。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖北三江航天万峰科技发展有限公司,未经湖北三江航天万峰科技发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711057918.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种纸箱堆码设备
- 下一篇:基于衍射光强的杨氏模量测量仪