[发明专利]一种快速充放电且复位时间可控的上电复位电路有效
申请号: | 201711067657.X | 申请日: | 2017-11-03 |
公开(公告)号: | CN107733407B | 公开(公告)日: | 2020-09-01 |
发明(设计)人: | 王旭东;曲明;陈明辉;廖春连;杨格亮;王鑫华;王湛;石立志 | 申请(专利权)人: | 中国电子科技集团公司第五十四研究所 |
主分类号: | H03K17/22 | 分类号: | H03K17/22;H03K17/284;G06F1/24 |
代理公司: | 河北东尚律师事务所 13124 | 代理人: | 王文庆 |
地址: | 050081 河北省石家庄*** | 国省代码: | 河北;13 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 快速 放电 复位 时间 可控 电路 | ||
1.一种快速充放电且复位时间可控的上电复位电路,其特征在于:包括用于产生上升沿的充电电路和储能电容、用于快速充放电的开关控制电路、用于复位信号的门限控制比较器、第一反相整形电路、第二反相整形电路、用于控制复位时间的可控延迟单元,以及用于在逻辑操作过程中产生复位信号的或门和反相器;所述充电电路分别与储能电容、开关控制电路的控制端以及门限控制比较器的正端连接,所述储能电容的另一端接地,所述开关控制电路的信号端连接电源,所述门限控制比较器的负端连接参考电压,所述门限控制比较器的输出分别与第一反相整形电路和可控延迟单元相连,所述可控延迟单元的另一端与第二反相整形电路相连,所述第一反相整形电路和第二反相整形电路分别与或门的两个输入端相连,所述或门的输出端与反相器的输入端相连,同时所述或门的输出端还作为复位信号的输出端,所述反相器的输出端与开关控制电路的输出端相连;
所述可控延迟单元包括第四PMOS管、第五PMOS管、第一NMOS管、第二NMOS管、第三NMOS管、第一开关、第二开关、第三开关、第四开关、第一电容、第二电容、第三电容、第四电容以及施密特触发器;所述第五PMOS管的栅端与所述第三NMOS管的栅端相连作为可控延迟单元的输入端,所述第五PMOS管的源端与电源相连,所述第五PMOS管的漏端分别与第二NMOS管的漏端、第一开关的一端、第二开关的一端、第三开关的一端、第四开关的一端以及施密特触发器的输入端相连,所述第一开关的另一端与第一电容的一端相连,所述第二开关的另一端与第二电容的一端相连,所述第三开关的另一端与第三电容的一端相连,所述第四开关的另一端与第四电容的一端相连,所述第一电容的另一端分别与第二电容的另一端、第三电容的另一端、第四电容的另一端以及地线相连,所述第一开关的控制端分别与第二开关的控制端、第三开关的控制端以及第四开关的控制端相连作为可控延迟单元的延时控制信号,所述第二NMOS管的源端与地线相连,所述第二NMOS管的栅端与第三NMOS管的漏端相连,所述第三NMOS管的源端与第一NMOS管的漏端、第一NMOS管的栅端以及第四PMOS管的漏端相连,所述第一NMOS管的源端与地线相连,所述第四PMOS管的源端与电源相连,第四PMOS管的栅端用于与充电电路的电流源连接,所述施密特触发器的输出端作为可控延迟单元的输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十四研究所,未经中国电子科技集团公司第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711067657.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种强排式全预混全下排炉灶
- 下一篇:一种日志管理方法和系统