[发明专利]FPGA电路晶体管尺寸的快速优化方法有效
申请号: | 201711136296.X | 申请日: | 2017-11-16 |
公开(公告)号: | CN107742051B | 公开(公告)日: | 2021-04-30 |
发明(设计)人: | 来金梅;陈威同;王健 | 申请(专利权)人: | 复旦大学 |
主分类号: | G06F30/34 | 分类号: | G06F30/34;G06F30/331;G06F30/323;G06F30/337 |
代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;陆尤 |
地址: | 200433 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | fpga 电路 晶体管 尺寸 快速 优化 方法 | ||
1.一种FPGA电路尺寸优化方法,其特征在于,具体步骤如下:
(1)输入FPGA的结构抽象参数,解析出相应的各类子电路及其网表;其中,所述结构抽象参数包括架构参数、工艺参数;
(2)初始化,包括网表初始化和寄生参数初始化;网表初始化是指产生子电路的网表,为之后的仿真网表的产生做准备;寄生参数初始化是指根据线负载模型,得到线寄生负载;这里的寄生参数包括寄生电阻R、寄生电容C;
(3)对各个子电路逐个进行仿真优化;当各个子电路的仿真网表产生之后,开始对各个子电路晶体管尺寸逐个进行动态仿真优化;
(4)延迟和面积整体优化;当所有子电路优化完毕之后,根据全局时序延迟模型、面积模型得到延迟值和面积值代入代价函数,与上一次整体优化得到的结果进行比较;如果结果变好,那么继续进行步骤(3)的对各个子电路逐个进行仿真优化;如果结果变差,那么说明当前已经达到了最优值,就结束。
2.根据权利要求1所述的FPGA电路尺寸优化方法,其特征在于,所述代价函数根据需要选自时序性能Delay代价函数、面积性能Area代价函数、时序面积综合性能
3.根据权利要求2所述的FPGA电路尺寸优化方法,其特征在于,所述对各个子电路晶体管尺寸逐个进行动态仿真优化,采用迭代优化算法,当优化一个关键子电路时,首先找出待优化的晶体管数,然后设定好初始条件即晶体管尺寸初始值和边界条件即晶体管尺寸搜索范围,然后展开成多个晶体管尺寸组合数,并且根据晶体管尺寸更新子电路的寄生参数,再进行电路仿真;
将这多种晶体管组合的网表依次仿真后比较其代价函数值;接着判断最优情况下的晶体管尺寸是否在边界值上;如果不在边界值上,则优化结束;如果在边界值上,则说明晶体管还有可优化的潜能,需要重新调整尺寸范围值,将初始条件改为边界尺寸,保持搜索范围个数不变,重新迭代优化。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711136296.X/1.html,转载请声明来源钻瓜专利网。