[发明专利]一种抑制基准电路电压漂移的电路及方法有效

专利信息
申请号: 201711158635.4 申请日: 2017-11-20
公开(公告)号: CN107943180B 公开(公告)日: 2019-12-24
发明(设计)人: 姜付彬;王刚 申请(专利权)人: 中国电子科技集团公司第四十一研究所
主分类号: G05F1/46 分类号: G05F1/46;G05B19/042
代理公司: 37221 济南圣达知识产权代理有限公司 代理人: 李圣梅
地址: 266555 山东省*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 抑制 基准 电路 电压 漂移 方法
【权利要求书】:

1.一种抑制基准电路电压漂移的电路,其特征是,包括FPGA集成电路及与之相连的电压抑制“感应端”与“回传端”集成电路;

所述FPGA集成电路包括第一FPGA及第二FPGA,所述电压抑制“感应端”与“回传端”集成电路包括第一FPGA中作为标准电压输入的感应端及为第一FPGA中作为恒流源电路输入电压采样的回传端,所述感应端与回传端之间存在电压差时第一FPGA回传一个控制信号给第二FPGA来消除电压差;

所述FPGA集成电路与电压抑制“感应端”与“回传端”集成电路均焊接在多层印制板,通过多层印制板连线使FPGA集成电路与电压抑制“感应端”与“回传端”集成电路的对应管脚连接在一起;

所述多层印制板共有4个导电层,顶层和底层定义为地平面,中间两层定义为走线层,所述FPGA集成电路的地和电压抑制“感应端”与“回传端”集成电路的地分别与多层印制板的前后接地平面焊接在一起;

所述FPGA集成电路与电压抑制“感应端”与“回传端”集成电路的连线长度一致,确保信号传输保持同步。

2.如权利要求1所述的一种抑制基准电路电压漂移的电路,其特征是,所述FPGA集成电路与电压抑制“感应端”与“回传端”集成电路通过信号线相连。

3.一种基于权利要求1所述电路的抑制基准电路电压漂移的方法,其特征是,包括:

第一FPGA的一个输入引脚作为标准电压输入,为电压抑制“感应端”与“回传端”集成电路的感应端;

第一FPGA另外两个输入引脚作为恒流源电路输入电压采样,为电压抑制感应端与回传端集成电路的回传端;

感应端与回传端之间,只要有电压差,第一FPGA回传一个控制信号给第二FPGA,用来消除电压差。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201711158635.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top