[发明专利]模数转换器及其工作方法有效
申请号: | 201711166830.1 | 申请日: | 2017-11-21 |
公开(公告)号: | CN109586720B | 公开(公告)日: | 2023-04-11 |
发明(设计)人: | 马丁·金纽亚 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 北京德恒律治知识产权代理有限公司 11409 | 代理人: | 章社杲;李伟 |
地址: | 中国台*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 转换器 及其 工作 方法 | ||
1.一种模数转换器ADC,包括:
输入端,配置为接收模拟输入电压信号;
第一级ADC,连接至所述输入端,并且配置为输出对应于所述模拟输入电压信号的第一数字值和对应于所述第一数字值与所述模拟输入电压信号之间的差的模拟余差信号;
第二级ADC,连接至所述第一级ADC,并且配置为将所述模拟余差信号转换为第二数字值;以及
控制器,连接至所述第一级ADC和所述第二级ADC,并且所述控制器配置为将所述第一数字值和所述第二数字值组合为表示所述模拟输入电压信号的数字输出信号,
其中,所述第一级ADC包括第一子级和第二子级,其中,所述第一子级配置为将所述模拟输入电压信号转换为所述第一数字值的第一位数,其中,所述第二子级配置为将所述模拟输入电压信号转换为所述第一数字值的第二位数,并且所述第二子级配置为输出所述模拟余差信号,所述第一数字值的第二位数大于所述第一数字值的第一位数,
所述第二级ADC包括第三子级和第四子级,其中,所述第三子级配置为将所述模拟余差信号转换为所述第二数字值的第一位数,并且,所述第四子级配置为将所述模拟余差信号转换为所述第二数字值的第二位数,所述第二数字值的第二位数大于所述第二数字值的第一位数。
2.根据权利要求1所述的模数转换器,其中,所述第二子级被配置为接收所述第一数字值的第一位数和所述模拟输入电压信号。
3.根据权利要求1所述的模数转换器,还包括:放大器,接收由所述第一级ADC输出的所述模拟余差信号,其中,所述放大器配置为对所述模拟余差信号施加预定增益,并且将放大的所述模拟余差信号输出至所述第二级ADC。
4.根据权利要求1所述的模数转换器,其中,所述第一级ADC包括流水线型分程结构SARADC。
5.根据权利要求1所述的模数转换器,其中,所述第四子级被配置为接收所述第二数字值的第一位数和所述模拟余差信号。
6.根据权利要求1所述的模数转换器,其中,所述控制器配置为在所述第一子级对所述模拟输入电压信号进行采样的第一工作阶段期间向所述第一子级施加电源,并且,所述控制器配置为在所述第一工作阶段之后从所述第一子级处移除电源。
7.根据权利要求6所述的模数转换器,其中,所述控制器配置为在所述第一子级产生所述第一位数的第二工作阶段期间向所述第二子级施加电源,并且,所述第二子级产生所述第二位数。
8.根据权利要求7所述的模数转换器,还包括:时钟信号发生器,配置为输出时钟信号,其中,所述控制器基于所述时钟信号建立所述第一工作阶段和所述第二工作阶段。
9.根据权利要求6所述的模数转换器,还包括:放大器,接收由所述第一级ADC输出的所述模拟余差信号,其中,所述放大器配置为对所述模拟余差信号施加预定增益,并且将放大的所述模拟余差信号输出到所述第二级ADC,其中,所述控制器配置为在所述第一工作阶段期间使所述放大器禁用。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711166830.1/1.html,转载请声明来源钻瓜专利网。