[发明专利]一种数据转换系统有效
申请号: | 201711173779.7 | 申请日: | 2017-11-22 |
公开(公告)号: | CN107977343B | 公开(公告)日: | 2021-07-06 |
发明(设计)人: | 魏海彬;张琇滨;蔡述庭;魏佳涛;李卓裕;郑泽楷 | 申请(专利权)人: | 广东工业大学 |
主分类号: | G06F40/106 | 分类号: | G06F40/106;G06F40/189 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 罗满 |
地址: | 510006 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数据 转换 系统 | ||
1.一种数据转换系统,其特征在于,包括接收模块、处理模块及输出模块,其中:
所述接收模块,用于接收数据及模式信号;
所述处理模块,用于由所述接收模块接收的数据中获取有效数据;
所述输出模块,用于由预存的多个转换模式中确定出与所述模式信号对应的转换模式,并将所述有效数据按照确定出的转换模式进行排列及输出;
所述处理模块包括处理单元,所述处理单元用于:确定所述接收模块接收的数据中对应判别标志位为有效值的数据为有效数据;
所述输出模块还包括时钟单元,所述时钟单元用于:控制所述输出模块输出数据时、每相邻两个输出的数据之间的时间间隔为与所述模式信号对应的时间间隔;
所述接收模块包括接收单元、第一缓冲单元及第二缓冲单元,其中:
所述接收单元,用于:将当前接收的预设量的数据缓存至所述第一缓冲单元;指示所述第一缓冲单元将接收到的预设量的数据发送至所述处理模块,并在所述第一缓冲单元将接收到的预设量的数据发送至所述处理模块的过程中、将当前接收的预设量的数据缓存至所述第二缓冲单元;指示所述第二缓冲单元将接收到的预设量的数据发送至所述处理模块,并在所述第二缓冲单元将接收到的预设量的数据发送至所述处理模块的过程中、返回执行将当前接收的预设量的数据缓存至第一缓冲单元的步骤,直至接收完毕需要接收的数据为止;
所述第一缓冲单元及所述第二缓冲单元均用于在所述接收单元的控制下实现对应数据的缓存及发送;
所述处理单元包括处理子单元、第三缓冲单元及第四缓冲单元,其中:
所述处理子单元,用于:将确定出的有效数据交替缓存至所述第三缓冲单元及所述第四缓冲单元;
所述第三缓冲单元及所述第四缓冲单元均用于在所述处理子单元的控制下实现对应数据的缓存;
所述输出模块包括输出单元、输出端口,其中:
所述输出单元,用于:如果所述模式信号对应第一类转换模式,则将所述第三缓冲单元及所述第四缓冲单元的数据、按照缓冲单元与输出端口一一对应的关系发送至两个所述输出端口进行输出;如果所述模式信号对应第二类转换模式,则将所述第三缓冲单元及所述第四缓冲单元的数据交替发送至三个所述输出端口进行输出;
所述输出端口,用于接收所述输出单元发送的数据并输出。
2.根据权利要求1所述的系统,其特征在于,所述输出模块还包括有效指示单元,所述有效指示单元用于:在所述输出模块输出有效数据的过程中输出第一预设值的电平,在除所述输出模块输出有效数据的过程之外的其他时间输出第二预设值的电平。
3.根据权利要求1所述的系统,其特征在于,还包括重置模块,所述重置模块用于:接收重置信号,并对所述数据转换系统实现对应的重置操作。
4.根据权利要求1所述的系统,其特征在于,所述数据转换系统基于FPGA实现。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东工业大学,未经广东工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711173779.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种文档对比方法及装置
- 下一篇:数据存储方法、获取方法及服务器
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置