[发明专利]一种三角形图元并行光栅化定序方法有效
申请号: | 201711202184.X | 申请日: | 2017-11-24 |
公开(公告)号: | CN108022201B | 公开(公告)日: | 2021-09-14 |
发明(设计)人: | 张骏;韩立敏;郑新建;任向隆;裴希杰 | 申请(专利权)人: | 中国航空工业集团公司西安航空计算技术研究所 |
主分类号: | G06T1/20 | 分类号: | G06T1/20;G06F9/50 |
代理公司: | 中国航空专利中心 11008 | 代理人: | 王中兴 |
地址: | 710000 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 三角形 并行 光栅 化定序 方法 | ||
1.一种三角形图元并行光栅化定序方法,其特征为:所述三角形图元并行光栅化定序方法至少包括三角形像素Tile扫描阶段、边界像素Tile处理阶段、完全在内像素tile处理阶段、像素Tile属性插值请求仲裁阶段和像素Tile属性插值阶段;
三角形像素Tile扫描阶段:对三角形图元实现光栅化,像素Tile的扫描路径基于Zigzag算法进行,串行扫描时遇到的边界像素Tile送入边界Tile通道FIFO中;遇到的完全在内像素Tile送入完全在内Tile通道FIFO中;边界像素Tile和完全在内像素Tile按照光栅化的顺序被统一编号排序分别进入到边界像素Tile处理阶段和完全在内像素Tile处理阶段;
边界像素Tile处理阶段:监控像素Tile扫描阶段输出,基于三角形数量计数器BBTN,判断Tile处理单元中处理的Tile属于几个三角形;使用FIFO存储三角形像素Tile扫描阶段输出的边界像素Tile;
完全在内像素tile处理阶段:使用FIFO存储三角形像素Tile扫描阶段输出的完全在内像素Tile;
像素Tile属性插值请求仲裁阶段:按照Tile的光栅化顺序将Tile逐个输出到像素Tile属性插值阶段;Tile属性插值请求仲裁逻辑的请求源有两个:边界像素Tile和完全在内像素Tile;当像素Tile属性插值请求仲裁阶段通过查询边界像素Tile处理阶段的三角形数量计数器BBTN得知三角形像素Tile扫描阶段中处理的边界像素Tile属于2个以上三角形,则拒绝当前正在处理的三角形之后任何一个三角形的任何一个像素Tile进入像素属性插值阶段进行处理;
像素Tile属性插值阶段:对三角形图元在像素Tile层次进行属性插值运算。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司西安航空计算技术研究所,未经中国航空工业集团公司西安航空计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711202184.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于纸张印刷的齐纸装置
- 下一篇:一种电阻散热件