[发明专利]多相位不交叠时钟信号产生电路及相应的方法有效
申请号: | 201711237527.6 | 申请日: | 2017-11-30 |
公开(公告)号: | CN107888166B | 公开(公告)日: | 2021-11-05 |
发明(设计)人: | 张敏;林和生;丁德东;刘宾杰 | 申请(专利权)人: | 北京大学深圳研究生院 |
主分类号: | H03K3/027 | 分类号: | H03K3/027 |
代理公司: | 北京天驰君泰律师事务所 11592 | 代理人: | 沈超 |
地址: | 518071 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多相 交叠 时钟 信号 产生 电路 相应 方法 | ||
1.一种时钟信号产生电路,包括
时钟信号产生单元,配置为产生M个脉冲宽度相同的原始时钟信号,其中M为大于等于1的整数;
控制单元,耦合至所述时钟信号产生单元,配置为周期性激发所述时钟信号产生单元变更所述原始时钟信号的状态,并将每个所述原始时钟信号的有效电平均分为N份,其中N为大于等于1的整数;
间隔产生单元,耦合至所述时钟信号产生单元,配置对所述M个脉冲宽度相同的原始时钟信号进行处理,从而使得每个所述原始时钟信号有效电平中的X份转换为非有效电平,并将转换后的时钟信号提供到电路的输出端,其中X为大于等于1小于N的整数。
2.如权利要求1所述的电路,其中所述控制单元配置为接收系统时钟信号,并且以所述系统时钟信号的N个周期为循环而产生触发所述时钟信号产生单元工作的控制信号。
3.如权利要求2所述的电路,其中所述控制单元包括
第一计数单元,配置为接收所述系统时钟信号并产生第一二进制数,在所述系统时钟信号的有效电平到来时使所述第一二进制数加1;
第一运算单元,配置为接收所述第一二进制数并对其各位的数值进行运算操作,并选择在连续N个系统时钟周期中的一个运算结果作为所述控制信号。
4.如权利要求2所述的电路,其中所述时钟信号产生单元包括
第二计数单元,配置为在所述控制信号的控制下产生第二二进制数;
第二运算单元,配置为接收所述第二二进制数并对其各位的数值进行运算操作以产生所述M个脉冲宽度相同的原始时钟信号。
5.如权利要求3所述的电路,其中所述间隔产生单元包括
间隔系数产生单元,配置为接收所述第一二进制数并根据需要的时间间隔对所述第一二进制数的各位数值进行运算产生间隔系数;
第三运算单元,配置为接收所述M个脉冲宽度相同的原始时钟信号以及所述间隔系数,并对每一个所述原始时钟信号与所述间隔系数进行相应的运算操作,从而使得每个所述原始时钟信号有效电平中的X份转换为非有效电平。
6.一种产生时钟信号的方法,所述方法由一电路执行,所述电路包括控制单元、时钟信号产生单元和间隔产生单元,所述方法包括
控制单元接收系统时钟信号并产生控制信号,所述控制信号的周期为N个系统时钟周期;
时钟信号产生单元在所述控制信号的控制下,产生M个脉冲宽度相同的原始时钟信号,其中每个所述原始时钟信号的有效电平的时间长度为N个系统时钟周期;
间隔产生单元对所述M个脉冲宽度相同的原始时钟信号进行运算操作,将每一个所述原始时钟信号的有效电平时间长度减少X个系统时钟周期,其中X是大于等于1小于等于N的整数。
7.如权利要求6所述的方法,其中,所述控制单元接收系统时钟信号并产生控制信号的操作包括
接收所述系统时钟信号,并在所述系统时钟信号的控制下产生第一二进制数;
对所述第一二进制数的各位数值进行运算操作,产生周期为N个系统时钟周期的所述控制信号。
8.如权利要求6所述的方法,其中所述时钟信号产生单元在所述控制信号的控制下,产生M个脉冲宽度相同的原始时钟信号的操作包括
接收所述控制信号,并且在其控制下产生第二二进制数;
对所述第二二进制数的各位数值进行运算操作从而产生所述M个脉冲宽度相同的原始时钟信号。
9.如权利要求7所述的方法,其中所述间隔产生单元对所述M个脉冲宽度相同的原始时钟信号进行运算操作,将每一个所述原始时钟信号的有效电平时间长度减少X个系统时钟周期包括
接收所述第一二进制数,并对其各位数值进行运算操作从而产生间隔系数;
接收所述M个脉冲宽度相同的原始时钟信号并基于所述间隔系数将每一个所述原始时钟信号的有效电平时间长度减少X个系统时钟周期。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711237527.6/1.html,转载请声明来源钻瓜专利网。