[发明专利]一种物理层电路有效
申请号: | 201711266466.6 | 申请日: | 2013-11-08 |
公开(公告)号: | CN108134650B | 公开(公告)日: | 2021-11-19 |
发明(设计)人: | 王心远;杨文斌 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H04L29/06;H04L29/08 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 物理层 电路 | ||
1.一种物理层电路PHY,其特征在于,包括第一电路以及M个第二电路;
所述第一电路,用于对第一数据块流进行处理以获得第一数据流;向所述M个第二电路中的N1个第二电路分发所述第一数据流,其中,所述M大于所述N1,所述N1是正整数,所述M是正整数;
所述N1个第二电路,用于对接收到的所述第一数据流进行处理以获得N1个第一码流,其中,所述N1个第二电路与所述N1个第一码流一一对应;
其中,
所述第一电路包括接收电路,所述第一数据流为所述第一数据块流,所述M个第二电路中的每个第二电路包括物理层编码电路、加扰电路以及对齐字插入电路;
或者,
所述第一电路包括物理层编码电路,所述第一数据流为对所述第一数据块流进行物理层编码后得到的数据流,所述M个第二电路中的每个第二电路包括加扰电路以及对齐字插入电路;
或者,
所述第一电路包括物理层编码电路、加扰电路和对齐字插入电路,所述第一数据流为对所述第一数据块流进行物理层编码、加扰和对齐字插入之后得到的数据流,所述M个第二电路中的每个第二电路包括接收电路。
2.根据权利要求1所述的PHY,其特征在于,
所述PHY还用于,关闭所述M个第二电路中除去所述N1个第二电路之外的至少一个第二电路。
3.根据权利要求1或2所述的PHY,其特征在于,
所述N1个第二电路能够提供的最大处理速率大于或等于所述第一数据块流的速率。
4.根据权利要求1或2所述的PHY,其特征在于,
所述PHY还包括:复用电路;
其中,所述N1个第二电路还用于,向所述复用电路发送所述N1个第一码流;
所述复用电路,用于对所述N1个第一码流进行复用处理以得到X个第二码流,其中,所述X为小于或等于所述N1的正整数。
5.根据权利要求3所述的PHY,其特征在于,
所述PHY还包括:复用电路;
其中,所述N1个第二电路还用于,向所述复用电路发送所述N1个第一码流;
所述复用电路,用于对所述N1个第一码流进行复用处理以得到X个第二码流,其中,所述X为小于或等于所述N1的正整数。
6.根据权利要求1或2中任一项所述的PHY,其特征在于,
所述第一电路还用于,对第二数据块流进行处理以获得第二数据流;向所述M个第二电路中的N2个第二电路分发所述第二数据流,所述M大于所述N2,所述N2是正整数,所述N2个第二电路与所述N1个第二电路的交集为空集合;
所述N2个第二电路还用于,对接收到的所述第二数据流进行处理以获得N2个第三码流,所述N2个第二电路与所述N2个第三码流一一对应;
其中,
所述第二数据流为所述第二数据块流;
或者;所述第二数据流为对所述第二数据块流进行物理层编码后得到的数据流;
或者;所述第二数据流为对所述第二数据块流进行物理层编码和加扰后得到的数据流;
或者;所述第二数据流为对所述第二数据块流进行物理层编码、加扰和对齐字插入之后得到的数据流。
7.根据权利要求3所述的PHY,其特征在于,
所述第一电路还用于,对第二数据块流进行处理以获得第二数据流;向所述M个第二电路中的N2个第二电路分发所述第二数据流,所述M大于所述N2,所述N2是正整数,所述N2个第二电路与所述N1个第二电路的交集为空集合;
所述N2个第二电路还用于,对接收到的所述第二数据流进行处理以获得N2个第三码流,所述N2个第二电路与所述N2个第三码流一一对应;
其中,
所述第二数据流为所述第二数据块流;
或者;所述第二数据流为对所述第二数据块流进行物理层编码后得到的数据流;
或者;所述第二数据流为对所述第二数据块流进行物理层编码和加扰后得到的数据流;
或者;所述第二数据流为对所述第二数据块流进行物理层编码、加扰和对齐字插入之后得到的数据流。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711266466.6/1.html,转载请声明来源钻瓜专利网。