[发明专利]有源接口电阻调制开关有效
申请号: | 201711271836.5 | 申请日: | 2017-12-06 |
公开(公告)号: | CN108155636B | 公开(公告)日: | 2020-03-10 |
发明(设计)人: | J·A·塞尔瑟多;S·帕萨萨拉希 | 申请(专利权)人: | 美国亚德诺半导体公司 |
主分类号: | H02H9/04 | 分类号: | H02H9/04 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 刘倜 |
地址: | 美国马*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 有源 接口 电阻 调制 开关 | ||
1.一种集成电路,具有接口电阻调制,所述集成电路包括:
引脚;
接口开关,电连接到所述引脚并具有由接口电阻控制信号控制的电阻;
过应力检测和有源控制电路,被配置为检测第一参考电压和第二参考电压之间过应力条件的存在,并且响应于检测到过应力条件来控制所述接口电阻控制信号,以将所述接口开关的电阻从低电阻值调制为高电阻值;和
二次保护电路,在所述引脚和所述第一参考电压之间电连接;
其中所述过应力检测和有源控制电路进一步被配置为生成一个或多个触发信号,所述一个或多个触发信号可操作以响应于检测到所述过应力条件来临时修改所述二次保护电路的保护特性。
2.根据权利要求1所述的集成电路,还包括被配置为提供所述第一参考电压的接地引脚和被配置为提供所述第二参考电压的电源引脚。
3.根据权利要求2所述的集成电路,还包括电连接在所述电源引脚和所述接地引脚之间的电源钳位,其中所述过应力检测和有源控制电路进一步被配置为产生可操作以选择性地激活所述电源钳位的钳位激活信号。
4.根据权利要求1所述的集成电路,还包括接口逻辑电路,所述接口逻辑电路被配置为基于从所述过应力检测和有源控制电路接收到的有源控制信号来生成所述接口电阻控制信号,其中所述有源控制信号指示所述过应力条件的存在。
5.根据权利要求4所述的集成电路,其中所述接口逻辑电路被配置为当所述有源控制信号指示所述过应力条件不存在时,基于一个或多个输入逻辑信号来控制所述接口开关,并且当所述有源控制信号指示所述过应力条件存在时,将所述接口开关控制为高电阻值。
6.根据权利要求4所述的集成电路,其中所述过应力检测和有源控制电路包括:检测电路,所述检测电路被配置为响应于检测到所述过应力条件而激活检测信号;以及一个或多个数字逻辑电路,所述一个或多个数字逻辑电路被配置为基于所述检测信号生成所述有源控制信号。
7.根据权利要求1所述的集成电路,其中所述二次保护电路包括交叉耦合的NPN双极晶体管和PNP双极晶体管,其中所述一个或多个触发信号控制NPN双极晶体管的基极或PNP双极晶体管的基极中的至少一个。
8.根据权利要求1所述的集成电路,其中所述第二参考电压基于对所述二次保护电路的内部电压进行整流而生成。
9.根据权利要求8所述的集成电路,其中所述二次保护电路在所述过应力条件通过后拉低所述第二参考电压,使得所述过应力检测和有源控制电路降低所述接口开关的电阻。
10.根据权利要求1所述的集成电路,还包括电连接在所述引脚和所述第二参考电压之间的基于二极管的保护电路。
11.根据权利要求1所述的集成电路,其中所述低电阻值小于约500mΩ和所述高电阻值大于约10Ω。
12.根据权利要求1所述的集成电路,其中所述接口开关包括场效应晶体管,所述场效应晶体管包括接收所述接口电阻控制信号的栅极。
13.根据权利要求12所述的集成电路,其中所述集成电路还包括被配置为控制所述场效应晶体管的体电压的后栅极控制电路。
14.根据权利要求1所述的集成电路,其中所述引脚是被配置为接收至少10GHz的时钟信号的时钟引脚,其中所述低电阻值小于约500mΩ,以响应于所述时钟信号的转变而抑制信号误差。
15.根据权利要求1所述的集成电路,其中所述引脚是数据输出引脚并且所述集成电路的内部电路是数据通信驱动器,其中所述低电阻值小于约1Ω。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711271836.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:保护电路以及马达单元
- 下一篇:三项电源电涌保护电路