[发明专利]存储器系统及其操作方法有效
申请号: | 201711286482.1 | 申请日: | 2017-12-07 |
公开(公告)号: | CN109101361B | 公开(公告)日: | 2022-04-05 |
发明(设计)人: | 金世玹;金贞佑;李庆勋;张银洙 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 张晶;王莹 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 系统 及其 操作方法 | ||
1.一种存储器控制器,包括:
存储单元,所述存储单元包括表,各个段存储在所述表中;以及
计算器,被配置为每当在当前输入段时更新所述表,更新存储在每一个所述表中的所述段的奇偶校验位,基于对应于所述表的先前更新的奇偶校验位和当前更新的奇偶校验位来检测所述表中的错误,
其中,当所述计算器检测到所述错误时,通过并行奇偶校验位错误校正方法根据反相位找到所述错误在所述表中的位置并且通过使所述错误的位反相,来校正所检测到的错误。
2.根据权利要求1所述的存储器控制器,其中,所述存储单元利用静态随机存取存储器,即SRAM,来实现。
3.根据权利要求1所述的存储器控制器,其中,所述存储单元包括:
第一表,其中存储表示逻辑段的位置的L1段;
第二表,其中存储表示实际存储数据的位置的L2段;
第三表,其中存储物理/逻辑段,即P2L段,所述物理/逻辑段为其中数据被存储在存储器装置中的物理信息;以及
第四表,其中存储逻辑/物理段,即L2P段,所述逻辑/物理段为由主机请求的逻辑信息。
4. 根据权利要求1所述的存储器控制器,
其中,所述计算器通过对当前输入段和先前更新的奇偶校验位进行异或运算来生成当前更新的奇偶校验位,以更新所述奇偶校验位,并且
其中,所述计算器通过将所述先前更新的奇偶校验位与所述当前更新的奇偶校验位进行比较并且通过检测在所述当前更新的奇偶校验位中的反相位来检测所述表中的错误。
5.根据权利要求4所述的存储器控制器,其中,在检测所述反相位的操作之后,所述计算器进一步将所述当前更新的奇偶校验位存储到所述存储单元中。
6.根据权利要求1所述的存储器控制器,其中,所述存储器控制器进一步根据恢复操作的请求再次接收关于检测到的错误的先前请求的操作。
7.一种存储器系统,包括:
表,各个段存储在所述表中;
奇偶校验位存储单元,其中存储用于检测所述段的错误的奇偶校验位;
计算器,被配置为执行用于生成所述奇偶校验位的计算;
位反相器,被配置为当在所述段中检测到所述错误时,校正所检测到的错误;以及
CPU,被配置为控制所述计算器和所述位反相器,以将其中错误被校正的段传送到存储器装置,
其中,所述位反相器通过并行奇偶校验位错误校正方法根据反相位找到所述错误在所述表中的位置并且通过使所述错误的位反相,来校正所检测到的错误。
8.根据权利要求7所述的存储器系统,其中,所述奇偶校验位的初始值被存储在所述奇偶校验位存储单元中。
9.根据权利要求8所述的存储器系统,其中,所述奇偶校验位的初始值是“0”或“1”。
10.根据权利要求7所述的存储器系统,其中,根据存储在所述表中的相对应的一个表中的段的大小来确定所述奇偶校验位的大小。
11. 根据权利要求8所述的存储器系统,其中,所述计算器通过计算输入到所述表中的第一段和所述奇偶校验位的初始值来生成第一奇偶校验位,
当新的段被输入到所述表中时,所述计算器通过计算所述新的段和所述第一奇偶校验位来生成第二个奇偶校验位,并且
所述计算器将所述第一个奇偶校验位与所述第二个奇偶校验位进行比较以检测所述表中的错误。
12.根据权利要求11所述的存储器系统,其中,所述计算器通过对当前输入的段和先前更新的奇偶校验位进行异或运算来生成当前更新的奇偶校验位以更新所述奇偶校验位,以及
其中,所述计算器通过将所述先前更新的奇偶校验位与所述当前更新的奇偶校验位进行比较并且通过检测在所述当前更新的奇偶校验位中的反相位来检测所述表中的错误。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711286482.1/1.html,转载请声明来源钻瓜专利网。