[发明专利]经高速串行链路的配置有效
申请号: | 201711290405.3 | 申请日: | 2014-07-15 |
公开(公告)号: | CN107957967B | 公开(公告)日: | 2021-08-17 |
发明(设计)人: | R·温卡塔;G·克里希纳穆尔蒂 | 申请(专利权)人: | 阿尔特拉公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 串行 配置 | ||
本发明涉及经高速串行链路的配置。本发明提供了使用高速串行链路配置可配置从控器件的机制和技术,其中根据从控器件是否处于配置模式或正常操作模式,使用高速串行链路的不同数目通路在从控器件和主控器件之间发送数据。
本申请是分案申请,原申请为申请号是201410336266.3,申请日是2014年7月15日,发明名称是“经高速串行链路的配置”的中国发明专利申请。
技术领域
本公开一般涉及集成电路的配置,并且更具体地涉及通过高速串行链路配置集成电路的技术和机制。
背景技术
随着计算机系统发展,高速传递数据的能力已经变得愈加重要。已经帮助该目标的一个发展是使用高速串行连接。此类高速串行链路经常实现为一群通路,每条通路用于在两个器件之间传送一部分数据。将数据划分成子块,并经由不同的高速串行通路发送每个子块,允许可扩展的高带宽。
其中高速串行接口可用的一种背景是用作主控器件和从控可配置器件之间的连接。此类从控可配置器件的示例包括现场可编程门阵列(FPGA)和可编程逻辑器件(PLD)。这种器件包括能够以不同方式配置的硬件,从而允许用户实施不同的设计以执行不同的功能,而不必经历设计和制造硬件所需的漫长和昂贵的过程。
本公开的各种实施例寻求对使用高速串行链路配置集成电路的技术和机制的改进。
附图说明
提供了使用高速串行链路配置集成电路的技术和机制。
通过参考以下结合示出本技术和机制的各种实施例的附图的描述,可最优理解本公开的这些技术和机制连同其它特征、实施例和优点。在附图中,具有相同或类似功能的结构元件用相同的参考号表示。
图1是根据本公开的实施例的主控器件和从控可配置器件的简化框图;
图2是根据本公开的实施例的主控器件和从控可配置器件的简化框图;
图3是根据本公开的实施例的从控可配置器件的简化框图;
图4是根据本公开的实施例的主控器件和从控可配置器件的简化框图;
图5是根据本公开的实施例示出示例方法的不同特征的简化高水平流程图;
图6是根据本公开的实施例的可编程逻辑器件的简化框图。
具体实施方式
纵览
描述了使用高速串行链路配置集成电路的技术和机制。
根据本公开的实施例,提供了使用高速串行链路配置可配置从控器件的方法,其中根据从控器件是否处于配置模式或正常操作模式利用不同数目的通路。在一个实施例中,提供了使用高速串行链路配置器件的方法。从控器件与主控器件协商在第一配置模式期间使用的包括高速串行通路的第一数目的第一高速串行链路。从控器件经由第一高速串行链路接收来自主控器件的配置数据,并使用该配置数据以配置在从控器件中的分布配置模块。配置完成后,从控器件协商在第一操作模式期间,在主控器件和从控器件之间的包括高速串行通路的第二数目的第二高速串行链路。从控器件经由第二高速串行链路与主控器件交换数据,同时从控器件执行从控器件已经配置的功能。高速串行通路的第一数目少于高速串行通路的第二数目。
当参考以下说明、权利要求和附图时,本公开的前述连同其它特征、实施例和优点将变得更加显而易见。
示例实施例
如上所述,其中高速串行链路的使用可用的一种背景是在主控器件和从控可配置器件之间通信。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔特拉公司,未经阿尔特拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711290405.3/2.html,转载请声明来源钻瓜专利网。