[发明专利]基于1553B总线的FPGA在线升级方法在审
申请号: | 201711330771.7 | 申请日: | 2017-12-13 |
公开(公告)号: | CN108153541A | 公开(公告)日: | 2018-06-12 |
发明(设计)人: | 邢立佳;王高峰 | 申请(专利权)人: | 天津津航计算技术研究所 |
主分类号: | G06F8/654 | 分类号: | G06F8/654 |
代理公司: | 中国兵器工业集团公司专利中心 11011 | 代理人: | 周恒 |
地址: | 300308 天津*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 在线升级 烧写 总线 编程 存储 读取 文件标识信息 可编程器件 上位机软件 程序存储 线缆连接 校验信息 专用测试 总线接口 寄存器 上位机 文件头 加载 线缆 封装 配置 升级 | ||
1.一种基于1553B总线的FPGA在线升级方法,其特征在于,所述方法包括:
步骤一:
启动升级,通过操作上位机进入FPGA在线升级界面;
步骤二:
封装待烧写的FPGA编程文件,上位机对FPGA编程文件增加文件标识头、文件字节长度及校验信息;
步骤三:
在完成步骤二后,上位机传输封装完毕的FPGA编程文件,处理器在收到约定好的文件标识头后,开始接收文件,并将文件存储在存储器中;
步骤四:
处理器在判断文件接收完成并校验成功后,通过配置CPLD的寄存器,将由FPGA芯片控制的FPGA程序存储FLASH接口切换为CPLD控制,然后处理器读取存储器中存储的待烧写的编程文件,通过操作CPLD的接口,来完成对FPGA程序存储FLASH的烧写升级;
步骤五:
烧写完成后对产品进行断电并再次上电,上电后默认由FPGA芯片控制FPGA程序存储FLASH接口,FPGA芯片上电加载完成后,进行版本校验,在线升级结束。
2.如权利要求1所述的基于1553B总线的FPGA在线升级方法,其特征在于,所述步骤三中,上位机通过1553B总线协议传输封装完毕的FPGA编程文件。
3.如权利要求1所述的基于1553B总线的FPGA在线升级方法,其特征在于,所述处理器为DSP。
4.如权利要求3所述的基于1553B总线的FPGA在线升级方法,其特征在于,所述存储器为DSP外挂的存储器。
5.如权利要求4所述的基于1553B总线的FPGA在线升级方法,其特征在于,所述存储器为DDR存储器。
6.如权利要求1所述的基于1553B总线的FPGA在线升级方法,其特征在于,该方法用于FPGA的在线升级。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津津航计算技术研究所,未经天津津航计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711330771.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:系统升级的方法、装置、终端及存储介质
- 下一篇:机顶盒软件代码管理方法及系统