[发明专利]一种振荡器校正电路及振荡器校正方法有效
申请号: | 201711423681.2 | 申请日: | 2017-12-25 |
公开(公告)号: | CN108199710B | 公开(公告)日: | 2021-06-29 |
发明(设计)人: | 廖英豪 | 申请(专利权)人: | 深圳市紫光同创电子有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099 |
代理公司: | 深圳鼎合诚知识产权代理有限公司 44281 | 代理人: | 江婷 |
地址: | 518057 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 振荡器 校正 电路 方法 | ||
本发明提供一种振荡器校正电路及振荡器校正方法,振荡器产生并输出振荡信号,将振荡信号的第一信号参数的控制参数调整为预先设置的值后,对该振荡信号的第二信号参数的控制参数进行调节,以将振荡信号的第二信号参数调整至预设范围内后对当前振荡信号的第一信号参数进行采集,当采集的值与目标值之差的绝对值大于预设阈值时,对第一信号参数的控制参数进行更新,然后对第二信号参数的控制参数进行调节,以将振荡信号的第二信号参数调整至预设范围内后重新对当前振荡信号的第一信号参数进行采集,直至重新采集得到的值与目标值之差的绝对值小于等于预设阈值,在保证第二信号参数准确性的同时也保证了第一信号参数的准确性与可靠性。
技术领域
本发明涉及振荡器技术领域,尤其涉及一种振荡器校正电路及振荡器校正方法。
背景技术
在数字系统、高速串行通讯以及无线射频通信等领域,作为时钟生成的核心电路PLL(锁相环,phase locked loop)是非常重要的一个电路,锁相环产生的时钟用于数据同步,并行数据串化以及串行数据并化,以及频率综合等方面。目前,对PLL的设计挑战,不仅体现在很宽的频率输出范围,而且对时钟的时域抖动(jitter)或相位噪声必须稳定在一个允许的范围内。
压控振荡器电路是PLL系统一个关键的高频电路模块,在数字系统中主要用于低抖动的时钟信号源,在模拟系统中主要用作低相位噪声的本振信号源。在高速和射频的应用场合,稳定的振荡幅度、频率和低噪声的信号输出性能是时钟和本振应用的非常关键的一项指标。此外,还要求振荡源输出信号必须具有环境稳定性和工艺稳定性。环境稳定性是指当振荡器工作一段时间时电路元件或芯片衬底的温度升高,或者由于环境温度发生改变,振荡器的输出信号的幅度、频率特别是相位噪声性能必须稳定在一个允许的范围内;工艺稳定性则是指当电路元件的批次改变或者芯片制造的工艺条件发生波动时,振荡器的输出信号幅度、频率特别是相位噪声性能只能在一个允许的误差范围内有所偏移。根据振荡器的设计理论可知,要使振荡器输出信号的噪声性能达到稳定,就必须使振荡幅度以及振荡频率稳定在一个允许的范围内。
目前,对于VCO(压控振荡器)的设计,为了满足振荡器相位噪声的性能要求,通常需要对VCO进行频带校正和幅度校正,然而现有的频带校正和幅度校正都是独立进行的,这样就可能会相互影响最终校正出来的目标频率值以及目标幅度值期望。如果在默认的VCO输出幅度配置情况下,VCO先完成频带校正,再进行VCO输出信号幅度校正,必然更新输出信号幅度配置,反过来影响VCO输出信号频率;如果在默认的VCO频带寄存器下,VCO先完成输出信号幅度校正,更新优化幅度控制寄存器,然后进行VCO频带校正,选择出优化的频带寄存器,此时又会反过来影响VCO输出信号幅度。
发明内容
本发明实施例提供的振荡器校正电路及振荡器校正方法,主要解决的技术问题是:现有技术中对VCO进行校正时,频带校正的过程与幅度校正的过程独立进行,导致相互影响最终校正出来的结果以致偏移期望的问题。
为解决上述技术问题,本发明实施例提供一种振荡器校正电路,包括:
振荡器、控制器以及与所述控制器相连的第一调整电路、第二调整电路和采集电路;
所述振荡器用于产生振荡信号;
所述第一调整电路用于对所述振荡器输出的振荡信号的第一信号参数的控制参数进行调节从而调整所述振荡信号的第一信号参数;
所述第二调整电路用于对所述振荡器输出的振荡信号的第二信号参数的控制参数进行调节从而调整所述振荡信号的第二信号参数;
所述采集电路用于对所述振荡器输出的振荡信号的第一信号参数进行采集;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市紫光同创电子有限公司,未经深圳市紫光同创电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711423681.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:锁相环路监视电路
- 下一篇:一种可扩展的多相位时钟产生系统及方法