[发明专利]神经网络处理器板卡及相关产品在审
申请号: | 201711452013.2 | 申请日: | 2017-12-27 |
公开(公告)号: | CN109978150A | 公开(公告)日: | 2019-07-05 |
发明(设计)人: | 不公告发明人 | 申请(专利权)人: | 北京中科寒武纪科技有限公司 |
主分类号: | G06N3/063 | 分类号: | G06N3/063 |
代理公司: | 广州三环专利商标代理有限公司 44202 | 代理人: | 郝传鑫;熊永强 |
地址: | 100000 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 神经网络芯片 神经网络处理器 电气连接装置 第二基板 板卡 封装结构 第一基板 计算量 功耗 承载 | ||
1.一种神经网络处理器板卡,其特征在于,所述神经网络处理器板卡包括:神经网络芯片封装结构、第一电气及非电气连接装置和第一基板;所述神经网络芯片封装结构包括:神经网络芯片、第二电气及非电气连接装置和第二基板,所述第二基板承载所述神经网络芯片,所述第二基板通过所述第二电气及非电气连接装置与所述神经网络芯片连接;
所述神经网络芯片包括:主处理电路、k个分支电路以及k组基础处理电路,所述主处理电路与所述k个分支电路分别连接,k个分支电路中每个分支电路对应k组基础处理电路中的一组基础处理电路,所述一组基础处理电路包括至少一个基础处理电路;
所述分支电路包括:数据类型运算电路,用于执行浮点类型数据与定点类型数据之间的转换;
所述主处理电路,用于执行神经网络运算中的各个连续的运算以及和与其相连的所述k个分支电路传输数据;
所述k个分支电路,用于在主处理电路与k组基础电路之间转发所述传输数据,依据所述传输数据的运算控制是否启动所述数据类型运算电路对所述传输数据的类型执行转换;
所述k个基础处理电路,用于依据所述传输数据或转换后的传输数据以并行方式执行神经网络中的运算,并将运算结果通过与所述主处理电路连接的分支电路传输给所述主处理电路。
2.根据权利要求1所述的神经网络处理器板卡,其特征在于,所述神经网络芯片封装结构还包括:散热装置。
3.根据权利要求1所述的神经网络处理器板卡,其特征在于,所述神经网络芯片封装结构的封装结构为下述封装的任意一种:
倒装芯片球栅阵列封装、薄型四方扁平式封装、带散热器的四方扁平封装、无引脚四方扁平封装、小间距四方扁平式封装。
4.根据权利要求1所述的神经网络处理器板卡,其特征在于,
所述主处理电路,用于获取待计算的数据块以及运算指令,依据该运算指令对所述待计算的数据块划分成分发数据块以及广播数据块;对所述分发数据块进行拆分处理得到多个基本数据块,将所述多个基本数据块分发至与其连接的所述k个分支电路,将所述广播数据块广播至与其连接的所述k个分支电路;
所述k个分支电路,用于接收基本数据块以及广播数据块,启动数据类型运算电路将该基本数据块以及广播数据块转换成定点数据类型;将基本数据块以及广播数据块以定点数据类型转发至k组基础处理电路;
所述基础处理电路,用于对所述基本数据块与所述广播数据块以定点数据类型执行内积运算得到运算结果,将所述运算结果发送至所述k个分支电路;
所述k个分支电路,用于将所述运算结果转换成浮点类型的运算结果,将浮点类型的运算结果发送至主处理电路;
所述主处理电路,用于对所述浮点类型的运算结果处理得到所述待计算的数据块以及运算指令的指令结果。
5.根据权利要求4所述的神经网络处理器板卡,其特征在于,
所述主处理电路,具体用于将所述广播数据块通过一次广播至所述k个分支电路。
6.根据权利要求4所述的神经网络芯片,其特征在于,
所述主处理电路,具体用于将所述广播数据块分成多个部分广播数据块,将所述多个部分广播数据块通过多次广播至所述K个分支电路。
7.根据权利要求6所述的神经网络处理器板卡,其特征在于,
所述基础处理电路,具体用于将所述部分广播数据块与所述基本数据块以定点类型执行一次内积处理后得到内积处理结果,将所述内积处理结果累加得到部分运算结果,将所述部分运算结果发送至所述k个分支电路,
所述k个分支电路,用于将所述部分运算结果转换成浮点类型数据发送至所述主处理电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中科寒武纪科技有限公司,未经北京中科寒武纪科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711452013.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:调度方法及相关装置
- 下一篇:神经网络处理器板卡及相关产品