[发明专利]一种稳压电路在审
申请号: | 201711459377.3 | 申请日: | 2017-12-28 |
公开(公告)号: | CN108021175A | 公开(公告)日: | 2018-05-11 |
发明(设计)人: | 马亮;李迪;刘大海;张登军;闫江;张亦锋;逯钊琦 | 申请(专利权)人: | 珠海博雅科技有限公司 |
主分类号: | G05F1/625 | 分类号: | G05F1/625 |
代理公司: | 北京成创同维知识产权代理有限公司 11449 | 代理人: | 蔡纯;张靖琳 |
地址: | 519080 广东省珠海市唐家湾镇大学路*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 稳压 电路 | ||
1.一种稳压电路,其中,包括:
调压模块,包括多个晶体管,提供输出电压;
采样模块,连接所述调压模块并具有第一采样节点和第二采样节点,所述第一采样节点和第二采样节点分别提供所述输出电压的第一和第二检测电压;
比较模块,连接所述采样模块并接收所述第一和第二检测电压,用于比较所述第一和第二检测电压与参考电压,根据比较结果输出控制信号;以及
逻辑控制模块,连接所述比较模块和调压模块,用于根据来自比较模块的控制信号来控制所述调压模块中晶体管的导通数量。
2.根据权利要求1所述的稳压电路,其中,所述多个晶体管包括N列并联的晶体管,N为大于1的正整数,每列晶体管串联在电源电压与接地之间并且由逻辑控制模块来控制通断。
3.根据权利要求2所述的稳压电路,其中,所述多个晶体管的结构相同,每列的晶体管个数不同,从2
4.根据权利要求1所述的稳压电路,其中,所述采样电路包括串联的第一电阻、第二电阻和第三电阻,所述第一电阻连接至所述调压模块的输出端,所述第三电阻接地,所述第二电阻连接在所述第一电阻与第三电阻之间,所述第一电阻与第二电阻之间的节点作为第一采样节点,所述第二电阻与第三电阻之间的节点作为第二采样节点。
5.根据权利要求4所述的稳压电路,其中,还包括:负载模块,与所述调压模块的输出端连接。
6.根据权利要求1所述的稳压电路,其中,所述比较模块包括:
第一比较器,所述第一比较器的第一输入端连接至所述第一采样节点以接收所述第一检测电压,所述第一比较器的第二输入端输入参考电压,所述第一比较器的输出端输出第一控制信号;
第二比较器,所述第二比较器的第一输入端连接至所述第二采样节点以接收所述第二检测电压,所述第二比较器的第二输入端输入参考电压,所述第二比较器的输出端输出第二控制信号。
7.根据权利要求6所述的稳压电路,其中,所述逻辑控制模块包括:
计数电路,与所述调压模块及所述第一比较器和第二比较器连接,用于基于根据分别来自第一比较器和第二比较器的第一控制信号和第二控制信号来计数,并根据计数结果向所述调压模块输出调压控制信号,所述调压控制信号用于控制所述调压模块中晶体管的导通数量;以及
时钟电路,用于产生所述计数电路的时钟控制信号。
8.根据权利要求7所述的稳压电路,其中,所述计数电路设置成:
当所述第一和第二控制信号均为低电平时正向计数,并输出使所述晶体管的导通数量递增的调压控制信号;
当所述第一和第二控制信号均为高电平时反向计数,并输出使所述晶体管的导通数量递减的调压控制信号。
9.根据权利要求8所述的稳压电路,其中,
所述多个晶体管包括N列并联的晶体管,N为大于1的正整数,每列晶体管串联在电源电压与接地之间并且由计数电路输出的调压控制信号来控制通断;并且
所述计数电路的输出端个数与所述晶体管列数相同,分别连接至所述N列晶体管的栅极。
10.根据权利要求1所述的稳压电路,其中,所述晶体管包括PMOS管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海博雅科技有限公司,未经珠海博雅科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711459377.3/1.html,转载请声明来源钻瓜专利网。