[发明专利]一种交换模块在审
申请号: | 201711488484.9 | 申请日: | 2017-12-30 |
公开(公告)号: | CN107896202A | 公开(公告)日: | 2018-04-10 |
发明(设计)人: | 徐彦召;张志军;孔军 | 申请(专利权)人: | 盛科网络(苏州)有限公司 |
主分类号: | H04L12/931 | 分类号: | H04L12/931 |
代理公司: | 苏州威世朋知识产权代理事务所(普通合伙)32235 | 代理人: | 杨林洁 |
地址: | 215021 江苏省苏州市*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 交换 模块 | ||
技术领域
本发明涉及网络通信技术领域,尤其涉及一种交换模块。
背景技术
交换机是一种用于数据包转发的网络设备,它可以为接入交换机的任意两个网络节点提供独享的电信号通路。最常见的交换机是以太网交换机,且交换模块是交换机中的核心部件。
因此,设计出一种交换模块,就成为一个亟待解决的问题。
发明内容
本发明的目的在于提供一种交换模块。
为了实现上述发明目的之一,本发明一实施方式提供了一种交换模块,包括以下部件:时钟、电源、交换芯片、CPU和物理层接口芯片;所述时钟为所述交换芯片、CPU和物理层接口芯片提供时钟信号;所述电源为所述时钟、交换芯片、时钟、CPU和物理层接口芯片提供电能;所述CPU用于交换芯片和物理层接口芯片的初始化和配置,所述交换芯片用于数据的转发;所述物理层接口芯片用于连接通信线路。
作为本发明一实施方式的进一步改进,所述电源能够提供1.05V、3.3V、1.8V和1.2V的直流电压,且1.05V、1.2V和1.8V的直流电压都是由3.3V的直流电转换而来。
作为本发明一实施方式的进一步改进,所述电源的上电控制采用分级逐一控制的方式,且上电顺序为1.05V的直流电、3.3V的直流电、1.8V的直流电和1.2V的直流电。
作为本发明一实施方式的进一步改进,所述时钟的输出时钟包括一路156.25Mhz的差分时钟信号和二路100Mhz的差分时钟信号。
作为本发明一实施方式的进一步改进,一路156.25Mhz的差分时钟信号和一路100Mhz的差分时钟信号提供给交换芯片,一路100Mhz的差分时钟信号提供给CPU。
作为本发明一实施方式的进一步改进,所述时钟向CPU提供一路100Mhz的差分时钟信号。
作为本发明一实施方式的进一步改进,所述时钟提供一路25Mhz的时钟信号给物理层接口芯片。
作为本发明一实施方式的进一步改进,所述时钟提供一路2.048Mhz的时钟信号给BITS设备。
作为本发明一实施方式的进一步改进,所述时钟的输入时钟信号包括六路25Mhz的时钟和一路2.048Mhz的时钟。
相对于现有技术,本发明的技术效果在于:本发明实施例提供了一种交换模块,包括以下部件:时钟、电源、交换芯片、CPU和物理层接口芯片;所述时钟为所述交换芯片、CPU和物理层接口芯片提供时钟信号;所述电源为所述时钟、交换芯片、时钟、CPU和物理层接口芯片提供电能;所述CPU用于交换芯片和物理层接口芯片的初始化和配置,所述交换芯片用于数据的转发;所述物理层接口芯片用于连接通信线路。该交换模块采用模块化设计,从而减少设计时间。
附图说明
图1是本发明实施例提供的交换模块的结构示意图;
图2是本发明实施例提供的电源的结构示意图。
具体实施方式
以下将结合附图所示的各实施方式对本发明进行详细描述。但这些实施方式并不限制本发明,本领域的普通技术人员根据这些实施方式所做出的结构、方法、或功能上的变换均包含在本发明的保护范围内。
本发明实施例提供了一种交换模块,如图1所示,包括以下模块:时钟1、电源2、交换芯片3、CPU4和物理层接口芯片5;所述时钟1为所述交换芯片3、CPU(Central Processing Unit,中央处理器)4和物理层接口芯片5提供时钟信号;所述电源2为所述时钟1、交换芯片3、时钟1、CPU4和物理层接口芯片5提供电能;所述CPU4用于交换芯片3和物理层接口芯片5的初始化和配置,所述交换芯片3用于数据帧的转发;所述物理层接口芯片5用于连接通信线路。这里,物理层接口芯片5可以为以太网接口、光纤接口或无线接口等。该交换模块还设置有一路I2C(Inter-Integrated Circuit,内部集成电路)接口,该I2C接口作为从设备接口,CPU除了通过PCIE(Peripheral Component Interconnect Express,高速串行计算机扩展总线标准)对交换芯片3进行初始化配置以外,还可以通过这个I2C接口对芯片3进行配置,不过这个配置接口为非优选接口。
一个标准的SGMII(Serial Gigabit Media Independent Interface,串行千兆媒体独立接口)接口,该接口主要用于CPU4和交换芯片3之间传输协议报文。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛科网络(苏州)有限公司,未经盛科网络(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711488484.9/2.html,转载请声明来源钻瓜专利网。