[实用新型]一种低功耗低温度系数的电压基准源电路有效

专利信息
申请号: 201720025381.8 申请日: 2017-01-10
公开(公告)号: CN206331318U 公开(公告)日: 2017-07-14
发明(设计)人: 段志奎;朱珍陈建文;吴江旭;王兴波;谭海曙;朱珍;于昕梅;樊耘;杨发权;肖永豪;周月霞 申请(专利权)人: 佛山科学技术学院
主分类号: G05F1/567 分类号: G05F1/567
代理公司: 佛山市永裕信专利代理有限公司44206 代理人: 杨启成
地址: 528000 广*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 功耗 温度 系数 电压 基准 电路
【说明书】:

技术领域

发明涉及芯片的电压基准源技术领域,尤其涉及一种低功耗低温度系数的电压基准源电路。

背景技术

基准电压源是集成电路中极为重要的模块,广泛应用于模拟、数字、模数混合电路中,特别是在数模转化器和模数转换器等系统中。对模拟系统而言,基准电压源的性能直接影响整个系统的精度,而基准电压源的性能主要受温度的影响,因此需要设计出一种输出与温度无关的基准电压源。

传统的基准电压源采用带隙基准技术设计,这些设计中,都是利用双极型晶体管的基极—发射极电压具有负温度特性,而工作在不同电流密度下的基极—发射极电压之差则具有正温度特性,两者相互补偿可得到与温度无关的输出电压。

采用带隙基准技术设计的基准电压源的输出电压大于1V,其典型值是1.25V,而当今由于移动电子设备的增多,要求模拟集成电路的电源电压能够降至1V左右,功耗在 uW 量级上,降低功耗的一个重要方法就是降低电源电压,因此带隙基准难以达到低功耗要求。与此同时,随着CMOS工艺发展到深亚微米,一些标准CMOS工艺未提供三极管器件,带隙基准不再适用。

发明内容

本发明的目的在于克服现有技术的不足,本发明提供了一种输出的基准电压源低于1V,室温下功耗低于1uW的低功耗低温度系数的电压基准源电路。

为了解决上述技术问题,本发明的技术方案为:

一种低功耗低温度系数基准电压源电路,包括PTAT电流产生电路和负载电路;PTAT电流产生电路与负载电路一端相连,基准电压源由所述负载电路输出,所述PTAT电流产生电路由PM0、PM1、PM2、PM3、NM0、NM1、NM2、NM3、NM5和NM6组成,PM0、PM1、PM2、PM3为PMOS管,NM0、NM1、NM2、NM3、NM5和NM6为NMOS管,PM0漏极d与NM3漏极d连接,PM0栅极g与PM2栅极d连接,PM0源极s与电源VDD连接,PM0衬底与电源VDD相连;PM1漏极d与其栅极g连接,PM1源极s与电源VDD连接,PM1衬底接电源VDD;PM2漏极d与其栅极g连接,PM2源极s与电源VDD连接,PM2衬底与电源VDD连接;PM3漏极d与NM1漏极d连接,PM3栅极g与PM1栅极g连接,PM3源极s与电源VDD连接,PM3衬底与电源VDD连接;NM0漏极d与PM1漏极d连接,NM0栅极g与NM3栅极g连接,NM0源极s与NM6漏极d连接,NM0衬底接地GND;NM1漏极d与其栅极g连接,NM1源极s接地GND,NM1衬底接地GND;NM2漏极d与PM2漏极d连接,NM2栅极g与NM1栅极g连接,NM2源极s与NM5漏极d连接,NM2衬底接地GND;NM3漏极d与其栅极g连接,NM3源极s接地GND,衬底接地GND;NM5漏极d与NM2源极s连接,NM5栅极g与NM1栅极g连接,NM5源极s接地GND,接地GND衬底接地GND;NM6漏极d与NM2源极s连接,NM6栅极g与NM3栅极g连接,NM6源极s接地GND,NM6衬底与地GND连接,所述负载电路由PM4和NM4组成,PM4漏极d与NM4漏极d连接,PM4栅极g与PM3栅极g连接,PM4源极s与电源VDD连接,PM4衬底与电源VDD连接,NM4漏极d与其栅极g连接,NM4源极s接地GND,NM4衬底与地GND连接,所述基准电压由NM4漏极d输出,NM0、NM1、NM2、NM3的NMOS管的物理性能是这样的,NM3、NM1与NM2、NM0的Vth(阀值电压)不相同,而且,Vth3-Vth0= Vth1-Vth2,NM0的漏极电流I0等于NM2的漏极电流I2,NM1的漏极电流I1等于NM3的漏极电流I3。

在本发明实施例中, PM0、PM1、PM2、PM3、NM0、NM1、NM2、NM3、NM5和NM6构成PTAT电流产生电路,PTAT电流产生电路用来给负载电路中提供电流,这种电流与绝对温度成正比,且与电源VDD无关;负载电路由PM4、NM4构成,PM4与PTAT电流产生电路中的PM1组成电流镜,将PTAT电路中产生的电流复制到负载电路中,这样从NM4漏极得到的基准电压可以达到零温度系数。

与现有技术相比,本发明的有益效果为:避免了使用三极管带来的与标准CMOS工艺不兼容的问题,避免使用电阻,大大减小了芯片面积,本发明得到的基准电压源电压低于1V,符合当今电子设备低电源电压和低功耗的发展趋势。

附图说明

图1为本发明的电路图。

具体实施方式

现结合附图和实施例对本发明做进一步详细描述:

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于佛山科学技术学院,未经佛山科学技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201720025381.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top