[实用新型]一种CDR数据输出电路有效

专利信息
申请号: 201720202724.3 申请日: 2017-03-03
公开(公告)号: CN206790650U 公开(公告)日: 2017-12-22
发明(设计)人: 张继达;肖不平;王军飞;戴书胜;强辉;王晓明 申请(专利权)人: 北京海尔集成电路设计有限公司
主分类号: H04N21/41 分类号: H04N21/41;H04N21/426;H04B1/16;H04H40/18
代理公司: 暂无信息 代理人: 暂无信息
地址: 100088 北京*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 cdr 数据 输出 电路
【说明书】:

技术领域

实用新型涉及电子技术领域,尤其涉及一种CDR数据输出电路。

背景技术

CDR作为一种与FM同频的数字广播传输方式,与FM模拟广播、DTMB地面数字电视广播相比有很多无可比拟的优势:与FM相比,CDR传输内容除了音频之外还可以传输视频、图片等内容;与DTMB地面数字电视广播相比,CDR的前端发射设备改造成本低,覆盖效果好。

正是由于CDR具有以下优势,因此已经成为了除电视以外最受瞩目的多媒体广播。现有的CDR技术需要有功能强大的配套终端——CDR接收机;CDR接收机必须具有较强的处理能力,并具有功能强大的主控芯片。现有的CDR接收机设计不够合理,导致CDR接收机的电路复杂且效率不高。同时现有的CDR接收机的解调芯片与主控芯片之间缺少合适的数据接口。

实用新型内容

针对现有技术中存在的CDR接收机设计不够合理导致CDR接收机的电路复杂且解调芯片与主控芯片之间缺少合适的数据接口的问题,本实用新型实施例提出了一种设计更为合理的CDR数据输出电路。

为了实现上述目的,本实用新型实施例提出了一种CDR数据输出电路,包括天线、用于对天线接收到的信号进行调谐的调谐器、用于对调谐后的信号进行解调的解调芯片、用于将解调后得到的数据进行解码以获得音频/视频/图片的主控芯片;其中所述天线通过调谐器连接解调芯片,且所述解调芯片通过以下的至少一种协议与主控芯片之间进行通讯:SPI协议、I2C协议、UART协议、TS协议。

其中,还包括显示装置、音频输出装置;主控芯片连接所述显示装置、音频输出装置以将解码后获得的音频/视频/图片生成屏幕显示或音频数据后发送到显示装置、音频输出 装置进行播放。

其中,还包括存储装置,所述主控芯片还连接存储装置以将解调芯片解调后获得的音频、视频、图片数据进行缓存。

其中,所述存储装置为Nand Flash或NorFlash。

其中,所述解调芯片为FM/CDR解调芯片。

其中,所述显示装置为LCD显示屏幕。

其中,所述音频输出装置为喇叭。

本实用新型的上述技术方案的有益效果如下:上述方案中提出了一种CDR数据输出电路,其解调芯片与主控芯片之间能够SPI协议、I2C协议、UART协议、TS协议之中的至少一种进行通讯,其可以简化CDR接收机的结构复杂度。

附图说明

图1为本实用新型实施例的CDR数据输出电路的电路示意图。

具体实施方式

为使本实用新型要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。

本实用新型实施例提出了一种如图1所示的CDR数据输出电路,包括天线、调谐器、解调芯片、主控芯片、存储装置、显示装置、音频输出装置;其中所述天线通过调谐器连接解调芯片,且所述解调芯片通过以下的至少一种协议与主控芯片之间进行通讯:SPI协议、I2C协议、UART协议、TS协议。如图1所示的,该主控芯片还连接显示装置、音频输出装置,以将解调芯片解调后获得的音频、视频、图片等数据通过显示装置、音频输出装置输出。如图1所示的,主控芯片还连接存储装置以将解调芯片解调后获得的音频、视频、图片等数据进行缓存。其中,该主控芯片用于进行音频/视频/图片的解码,并生成屏幕显示数据和/或声音数据,发送到显示装置和/或音频输出装置进行显示。其中,该解调芯片为FM/CDR解调芯片;该显示装置为LCD显示屏幕;该音频输出装置为喇叭。其中,该存储装置为Nand Flash。

在本实用新型实施例中,所述解调芯片通过以下的至少一种协议与主控芯片之间进行通讯:SPI接口协议、I2C接口协议、UART接口协议、TS接口协议。

其中,SPI(Serial Peripheral Interface,串行外设接口)接口协议是一种同步串行外设接口,它可以使MCU与各种外围设备以串行方式进行通信以交换信息。SPI有三个寄存器分别为:控制寄存器SPCR,状态寄存器SPSR,数据寄存器SPDR。外围设备包括FLASHRAM、网络控制器、LCD显示驱动器、A/D转换器和MCU等。SPI总线系统可直接与各个厂家生产的多种标准外围器件直接接口,该接口一般使用4条线:串行时钟线(SCLK)、主机输入/从机输出数据线MISO、主机输出/从机输入数据线MOSI和低电平有效的从机选择线NSS(有的SPI接口芯片带有中断信号线INT、有的SPI接口芯片没有主机输出/从机输入数据线MOSI)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京海尔集成电路设计有限公司,未经北京海尔集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201720202724.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top