[实用新型]一种高速DAC测试系统有效
申请号: | 201720295337.9 | 申请日: | 2017-03-24 |
公开(公告)号: | CN206620133U | 公开(公告)日: | 2017-11-07 |
发明(设计)人: | 肖翔;陈哲;赵龙;李豹;程玉华;高泉川;黄秋伟 | 申请(专利权)人: | 厦门优迅高速芯片有限公司 |
主分类号: | H04B10/077 | 分类号: | H04B10/077;H04B10/61;H04B17/20;H04B17/391;H04B17/336;H04B1/00 |
代理公司: | 厦门市首创君合专利事务所有限公司35204 | 代理人: | 连耀忠,林燕玲 |
地址: | 361000 福建省*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高速 dac 测试 系统 | ||
技术领域
本实用新型涉及光通讯光纤传输系统技术领域,特别是一种高速DAC测试系统。
背景技术
当100G进入人们的视野后,如何实现现有10G系统的平稳升级成了人们讨论的关键,而双偏振相干四相相移键控(DP-QPSK)技术不仅提高了光谱利用率,而且降低了对信号链路的依赖性。
DP-QPSK的编码调制的原理是:CW激光器发射的光波通过分偏器分成两个偏振态相互正交的光波,分别用于调制两个QPSK调制器,QPSK调制器由两个马赫增德尔调制器(MZM)构成,共有4个MZM。每个MZM都由25Gbps速率的基带不归零的电信号驱动。QPSK调制器的两路正交调制信号(I路和Q路),分别由一个MZM的输出信号和另一个MZM通过90°相位延迟器后的输出信号得到,再将I、Q两路信号耦合在一起,就得到一束QPSK调制光信号。两个QPSK调制器分别调制两路偏振态正交的光信号,再通过合偏器将它们耦合在一起,就形成了DP-QPSK信号,最后送入光纤链路中进行传输。其中4个MZM的电驱动信号是由高速数模转换芯片产生。其提供了把数字信号转换成模拟信号已进行下一步的调制的功能。
目前的在DP-QPSK系统中测试高速DAC的方法存在固有的缺陷:用硬件搭建完整的高速DP-QPSK系统非常复杂,且DAC一般集成在商用的DSP里,无法单独进行评估,同时需要开发复杂的FPGA算法。
实用新型内容
本实用新型的主要目的在于克服现有技术中的测试高速DAC成本过高且无法单独评估的缺陷,提出一种高速DAC测试系统,测试方法和步骤简单、成本低。
本实用新型采用如下技术方案:
一种高速DAC测试系统,包括
测试终端,包括DP-QPSK信号源单元、DP-QPSK单元和光接收机,该DP-QPSK信号源单元用于产生DP-QPSK数据流,该DP-QPSK单元用于实现DP-QPSK编码调制得到DP-QPSK调制光信号;该光接收机与DP-QPSK单元相连以将DP-QPSK调制光信号进行解码和恢复;
任意波形发生器,与测试终端相连以接收DP-QPSK数据流,输出时钟信号;
码型发生器,与测试终端相连以接收DP-QPSK数据流,输出低速数字信号及控制信号;
高速缓存电路,与码型发生器相连,用于将低速数字信号转换为高速数字信号;
高速DAC,与任意波形发生器和高速缓存电路相连,用于根据时钟信号将高速数字信号转换为高速模拟信号;
高速示波器,与高速DAC相连,用于将高速模拟信号发送至测试终端;
测试终端接收高速模拟信号,结合DP-QPSK单元实现DP-QPSK编码调制,经光接收机进行信号解码和恢复,将恢复的信号与DP-QPSK数据流进行比对实现测试。
优选的,所述DP-QPSK单元包括激光器、分偏器、四个线性放大器、合偏器和两个QPSK调制器;该激光器持续发射激光;该分偏器接收激光器发射的光波,并输出两个正交的光波至对应的QPSK调制器;每个线性放大器接收高速模拟信号并放大后送至QPSK调制器;该两个QPSK调制器将光波和高速模拟信号进行QPSK调制并输出两路正交的QPSK调制光信号;该合偏器与两个QPSK调制器相连将两路正交的QPSK调制光信号进行耦合得到DP-QPSK调制光信号。
优选的,所述QPSK调制器包括一个分光器、两个合光器、两个MZM调制器;该分光器与所述分偏器相连将光波分为两路;该两MZM调制器分别与对应的分光器及线性放大器相连以根据高速模拟信号的变化对光波进行调制得到两路正交的调制信号;该合光器与两MZM调制器相连以将两路正交的调制信号进行耦合得到QPSK调制光信号。
优选的,所述测试终端还包括比较单元,该比较单元与所述光接收机和所述DP-QPSK信号源单元相连以将恢复的信号与DP-QPSK数据流进行比计算信号的误码率和误差向量幅度EVM。
优选的,所述测试终端还包括Labview控制单元,该Labview控制单元与DP-QPSK信号源单元、所述码型发生器、所述任意波形发生器、所述高速示波器和所述DP-QPSK单元相连用于实现DP-QPSK信号源单元与所述码型发生器和所述任意波形发生器之间,所述高速示波器与所述DP-QPSK单元之间的数据交互。
优选的,所述码型发生器、所述任意波形发生器、所述高速示波器、所述测试终端均设有支持GPIB或USB或TCP/IP通讯协议的数据通讯接口。
优选的,所述码型发生器设有至少六路数字信号输出端和三路控制信号输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门优迅高速芯片有限公司,未经厦门优迅高速芯片有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720295337.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种商用豆浆机
- 下一篇:一种用于PCB板测试的设备