[实用新型]一种测量单粒子翻转瞬态脉冲长度的电路有效
申请号: | 201720779053.7 | 申请日: | 2017-06-30 |
公开(公告)号: | CN206876771U | 公开(公告)日: | 2018-01-12 |
发明(设计)人: | 张斌;王海时 | 申请(专利权)人: | 成都信息工程大学;成都英世博睿科技有限公司 |
主分类号: | G01R29/02 | 分类号: | G01R29/02 |
代理公司: | 成都九鼎天元知识产权代理有限公司51214 | 代理人: | 袁春晓 |
地址: | 610225 四川省成都市双*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 测量 粒子 翻转 瞬态 脉冲 长度 电路 | ||
1.一种测量单粒子翻转瞬态脉冲长度的电路,其特征在于,包括计数电路、控制器以及时钟电路;
所述时钟电路用于向计数电路提供计数时钟;
所述计数电路用于接收待测信号,并在检测到待测信号的第一类跳沿时开始计数,并在检测到第二类跳沿时停止计数;所述第一类跳沿与第二类跳沿相反;
所述控制器用于接收计数电路的计数结果,计算计数结果与计数时钟周期的乘积得到单粒子翻转瞬态脉冲长度。
2.根据权利要求1所述的一种测量单粒子翻转瞬态脉冲长度的电路,其特征在于,所述计数电路包括第一类跳沿检测电路、第二类跳沿检测电路以及计数器;
所述第一类跳沿检测电路接收待测信号,用于在检测到第一类跳沿时使能计数器计数;
所述第二类跳沿检测电路也接收所述待测信号,用于在检测到第二类跳沿时停止计数器计数;
所述计数器的时钟信号输入端接收所述计数时钟;
计数器的计数结果输出端与所述控制器连接。
3.根据权利要求1或2所述的一种测量单粒子翻转瞬态脉冲长度的电路,其特征在于,所述时钟电路包括至少三个反相器,各个反相器顺序连接,且最后一个反相器的输出端与首个反相器的输入端连接,时钟电路的输出端为其中一个反相器的输出端;反相器的数量为奇数。
4.根据权利要求2所述的一种测量单粒子翻转瞬态脉冲长度的电路,其特征在于,所述第一类跳沿检测电路为上跳沿检测电路,第二类跳沿检测电路为下跳沿检测电路。
5.根据权利要求4所述的一种测量单粒子翻转瞬态脉冲长度的电路,其特征在于,第一类跳沿检测电路包括第一触发器;第二类跳沿检测电路包括第一反相器与第二触发器;
第一触发器的输入端接收高电平,第一触发器的时钟端接收待测信号,第一触发器的输出端与计数器的使能端连接;
第二触发器的输入端接收高电平,所述待测信号通过第一反相器与第二触发器的时钟端连接,第二触发器的输出端与第一触发器的清零端具有信号连接。
6.根据权利要求2所述的一种测量单粒子翻转瞬态脉冲长度的电路,其特征在于,所述第一类跳沿检测电路为下跳沿检测电路,第二类跳沿检测电路为上跳沿检测电路。
7.根据权利要求6所述的一种测量单粒子翻转瞬态脉冲长度的电路,其特征在于,第一类跳沿检测电路包括第一反相器与第一触发器;第二类跳沿检测电路包括第二触发器;
第一触发器的输入端接收高电平,所述待测信号通过第一反相器与第一触发器的时钟端连接,第一触发器的输出端与计数器的使能端连接;
第二触发器的输入端接收高电平,所述待测信号与第二触发器的时钟端连接,第二触发器的输出端与第一触发器的清零端具有信号连接。
8.根据权利要求5或7所述的一种测量单粒子翻转瞬态脉冲长度的电路,其特征在于,第一触发器的输出端与一个与门第一输入端连接,第二触发器的输出端与所述与门的第二输入端连接;所述与门的输出端与所述控制器的使能信号端口连接;
第二触发器的输出端与一个或门的第一输入端连接,所述控制器的清零信号端口与所述或门的第二输入端连接,所述或门的输出端与第一触发器的清零端连接;
所述控制的清零信号端口还分别与计数器的清零端、第二触发器的清零端连接。
9.一种测量单粒子翻转瞬态脉冲长度的电路,其特征在于,包括时钟电路、上跳单粒子翻转瞬态脉冲检测电路、下跳单粒子翻转瞬态脉冲检测电路及控制器;
所述时钟电路用于向上跳单粒子翻转瞬态脉冲检测电路、下跳单粒子翻转瞬态脉冲检测电路提供计数时钟;
所述上跳单粒子翻转瞬态脉冲检测电路用于检测待测信号中的上跳脉冲,在检测到待测信号中的上跳沿时开始计数并在检测到待测信号中的下跳沿时停止计数从而得到计数结果;
所述下跳单粒子翻转瞬态脉冲检测电路用于检测待测信号中的下跳脉冲,在检测到待测信号中的下跳沿时开始计数并在检测到待测信号中的上跳沿时停止计数从而得到计数结果;
控制器用于接收两种检测电路输出的计数结果,并计算计数结果与计数时钟周期的乘积得到上跳或下跳单粒子翻转瞬态脉冲长度。
10.根据权利要求9所述的一种测量单粒子翻转瞬态脉冲长度的电路,其特征在于,所述时钟电路包括至少三个反相器,各个反相器顺序连接,且最后一个反相器的输出端与首个反相器的输入端连接,时钟电路的输出端为其中一个反相器的输出端;反相器的数量为奇数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都信息工程大学;成都英世博睿科技有限公司,未经成都信息工程大学;成都英世博睿科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720779053.7/1.html,转载请声明来源钻瓜专利网。