[实用新型]一种阻容降压串联式控制负载电路有效
申请号: | 201720780205.5 | 申请日: | 2017-06-30 |
公开(公告)号: | CN207148577U | 公开(公告)日: | 2018-03-27 |
发明(设计)人: | 吴剑红;柴智;魏肃;刘双春 | 申请(专利权)人: | 厦门芯阳科技股份有限公司 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 厦门市精诚新创知识产权代理有限公司35218 | 代理人: | 何家富 |
地址: | 361000 福建省*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 降压 串联式 控制 负载 电路 | ||
技术领域
本实用新型涉及电子线路技术领域,尤其涉及一种阻容降压串联式控制负载电路。
背景技术
现有煎烤器的内部空间都比较小,产品控制主要通过电路板来控制,相应的电源模块也选用电路板,现有电源模块通常采取以下两种方式:
1、开关电源:其特点是空间大、成本高、功耗低,符合ERP(即待机功耗低于0.5W)要求。
2、阻容降压:其特点是电路简单、成本较低,在需要控制更多的负载时,达不到ERP的要求。
因此,在现有煎烤器中通常选用开关电源电路作为产品的电源模块。然而,阻容降压电路作为电源模块有很大的优势,但现有方案因达不到ERP的要求,所以未被使用。因此,亟需一种电源方案采用阻容降压方式,同时又满足ERP的要求。
实用新型内容
本实用新型实施例提供了一种阻容降压串联式控制负载电路,用以解决现有阻容降压电路作为电源模块达不到ERP要求,且现有煎烤器中电源模块占用内部空间大且成本较高的问题。
本实用新型实施例提供了一种阻容降压串联式控制负载电路,所述电路包括阻容降压电路、半波整流电路和单片机电路;交流市电经阻容降压电路送入半波整流电路,半波整流电路输出端与单片机电路相连接。
具体地,所述阻容降压电路包括电阻R1、电阻R2、电阻R3、电容C1、电容CX2、压敏电阻ZR1;电阻R1的第一端与压敏电阻ZR1的第一端、电容CX2的第一端相连,第二端与电阻R2的第一端、电容C1的第一端相连,电容C1的第二端与电阻R3的第一端相连,电阻R2的第二端与电阻R3的第二端相连,压敏电阻ZD1的第二端与电容CX2的第二端均接地。
具体地,所述半波整流电路包括电阻R4、电阻R5、电阻R6、电阻R7、电阻R8、电阻R9、电阻R10、电阻R11、电阻R12、电阻R13、电阻R24、电阻R24A、电阻R25、电阻R26、电阻R27、电阻R28;电解电容E1、电解电容E2、电解电容E3、电解电容E4、电解电容E5;二极管D1、二极管D2;稳压二极管ZD1、稳压二极管ZD2、稳压二极管ZD3;继电器K1、继电器K2;PNP型晶体管P1、PNP型晶体管P2;NPN型晶体管N3、NPN型晶体管N4;二极管D1的第一端与阻容降压电路中的电阻R3的第一端、二极管D2的第二端相连,二极管D2的第一端、电解电容E1的第一端、继电器K1的第一端、电解电容E2的第一端、稳压二极管ZD1的第一端、电阻R27的第一端、PNP型晶体管P1的发射极、电阻R4的第一端、电阻R5的第一端均接电源,继电器K1的第二端与电解电容E2的第二端、稳压二极管ZD1的第二端、电阻R27的第二端、电阻R26的第二端相连,继电器K1的第三端接地,继电器K1的第四端为信号输出端HEAT_L,PNP型晶体管P1的集电极与电阻R26的第一端相连,PNP型晶体管P1的基极与电阻R4的第二端、电阻R10的第一端相连,电阻R10的第二端与NPN型晶体管N3的集电极相连,NPN型晶体管N3的基极与电阻R6的第一端、电阻R12的第一端相连,NPN型晶体管N3的发射极与电阻R6的第二端均接地,电阻R5的第二端与电阻R12的第二端相连并与单片机电路中芯片的P0.2管脚相连,继电器K2的第一端与电解电容E3的第一端、稳压二极管ZD1的第二端、稳压二极管ZD2的第一端、电阻R28的第一端、电阻R7的第一端、PNP型晶体管P2的发射极相连,继电器K2的第二端与电解电容E3的第二端、稳压二极管ZD2的第二端、电阻R28的第二端、电阻R25的第二端、电解电容E5的第一端相连,继电器K2的第三端接地,继电器K2的第四端为信号输出端HEAT_R,电解电容E3的第二端与电阻R24的第一端相连,稳压二极管ZD2的第二端与电阻R24A的第一端相连,电阻R24的第二端与电阻R24A的第二端、稳压二极管ZD3的第一端、电解电容E4的第一端相连并接电源,稳压二极管ZR1的第二端、电容CX2的第二端、二极管D1的第二端、电解电容E1的第二端、电解电容E5的第二端、稳压二极管ZD3的第二端和电解电容E4的第二端均接地,PNP型晶体管P2的集电极与电阻R25的第一端相连,PNP型晶体管P2的基极与电阻R7的第二端、电阻R11的第一端相连,电阻R11的第二端与NPN型晶体管N4的集电极相连,NPN型晶体管N4的基极与电阻R9的第一端、电阻R13的第一端相连,NPN型晶体管N4的发射极与电阻R9的第二端均接地,电阻R8的第一端接电源,电阻R8的第二端与电阻R13的第二端相连并与单片机电路中芯片的P0.1管脚相连。
进一步地,所述电路待机功耗小于0.5W。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门芯阳科技股份有限公司,未经厦门芯阳科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720780205.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:相邻小区测量方法、基站和终端设备
- 下一篇:用于无线通信的方法和设备