[实用新型]一种票据处理装置有效

专利信息
申请号: 201720847668.9 申请日: 2017-07-13
公开(公告)号: CN207281861U 公开(公告)日: 2018-04-27
发明(设计)人: 周东 申请(专利权)人: 深圳怡化电脑股份有限公司;深圳市怡化时代科技有限公司;深圳市怡化金融智能研究院
主分类号: G07D7/164 分类号: G07D7/164;G07D7/04;G07D7/1205
代理公司: 北京品源专利代理有限公司11332 代理人: 孟金喆
地址: 518038 广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 票据 处理 装置
【说明书】:

技术领域

本实用新型实施例涉及票据处理技术领域,尤其涉及一种票据处理装置。

背景技术

现有的票据处理装置一般都需要实现采集图像、传输图像及识别处理图像的功能。

通常情况下,票据处理装置的设计方案通常采用FPGA+CPU芯片(一个或多个CPU)的构架,实现数据采集与算法处理分开。当FPGA采集完图像信息后,使用高速接口将图像信息传输到内存芯片中,然后使用CPU芯片中的识别算法进行票据识别。

另外一种设计方案,如实用新型名称为一种钞票识别模块的实用新型专利的方案,公开号CN106296972A,公开日2017年1月4日,其采用包括FPGA+CPU芯片的SOC片上系统,突破了高速带宽的限制。

现有的这两种方案都带有一定的缺陷,方案一的硬件构架不仅电路设计复杂度高,而且由于FPGA与CPU之间的数据传输带宽有限制,无法解决高速的、多光谱图像大量数据的传输和识别问题。方案二虽然采用SOC片上系统解决了方案一的一些缺点,但其方案仅使用在钞票识别领域,暂时还未涉及到票据扫描领域;另外,方案二由于采用CPU实现钞票识别功能,CPU的计算负担仍然很重。若对票据进行处理,需要识别计算的多光谱图像众多,且分辨率有可能达到600DPI,需要强大的计算处理能力的CPU才能胜任。采用SOC片上系统的硬件构架中一般使用的是ARM芯片或硬核,其主频不会超过900MHz,计算和处理能力有限,且若不使用操作系统,软件设计复杂,若使用操作系统,ARM的系统处理能力会下降很多。

实用新型内容

本实用新型提供一种票据处理装置,达到有效降低硬件成本,提高整体系统处理计算能力的目的。

为达上述目的,本实用新型实施例采用如下技术方案:

本实用新型实施例提供了一种票据处理装置,包括片上系统和与所述片上系统连接的工控计算机;

所述片上系统包括FPGA器件和2个分别与所述FPGA器件连接的MCU;所述FPGA器件,外接至少两个多光谱CIS传感器,用于获取所述至少两个多光谱CIS传感器采集到的待测票据的多个光谱图像;2个MCU用于同时分别对不同的所述光谱图像进行预处理;

所述工控计算机包括计算及识别模块,所述计算及识别模块用于对多个预处理后的所述光谱图像分别进行计算,并结合多个计算结果识别所述待测票据。

优选的,所述FPGA器件还外接厚度传感器和磁性传感器,还用于获取所述厚度传感器和磁性传感器采集的厚度图像和磁性图像;

其中一个MCU还用于处理所述厚度图像并得出厚度数据,另一个MCU还用于处理所述磁性图像并得到磁性数据。

所述计算及识别模块具体用于:对多个预处理后的所述光谱图像分别进行计算,并结合多个计算结果及所述厚度数据和磁性数据识别所述待测票据。

优选的,2个MCU具体用于:若所述FPGA器件对所述厚度传感器和磁性传感器的控制时序布局于所述多光谱CIS传感器之前,分别根据所述厚度数据和磁性数据初步判断所述待测票据的真假,若2个MCU均初步判断所述待测票据为真,则同时分别对不同的光谱图像进行预处理,若2个MCU中有一个初步判断所述待测票据为假,则向所述工控计算机发送所述待测票据为假的识别结果。

优选的,至少两个多光谱CIS传感器用于采集所述待测票据的正反两面的多个光谱图像。

优选的,所述待测票据的正反两面的多个光谱图像包括:正面彩色RGB光谱图像、正面红外反射光谱图像、正面紫外反射光谱图像、正面红外透射光谱图像、正面紫外透射光谱图像、反面彩色RGB光谱图像、反面红外反射光谱图像、反面紫外反射光谱图像、反面红外透射光谱图像、和反面紫外透射光谱图像。

优选的,其中一个MCU用于对所述正面彩色RGB光谱图像、正面红外反射光谱图像、正面紫外反射光谱图像、正面红外透射光谱图像、和正面紫外透射光谱图像进行预处理;另一个MCU用于对所述反面彩色RGB光谱图像、反面红外反射光谱图像、反面紫外反射光谱图像、反面红外透射光谱图像、和反面紫外透射光谱图像进行预处理。

优选的,所述工控计算机还包括显示模块,将所述待测票据的识别结果进行显示。

优选的,所述片上系统与所述工控计算机通过USB或LAN连接。

优选的,所述FPGA器件分别与2个MCU通过AXI总线连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳怡化电脑股份有限公司;深圳市怡化时代科技有限公司;深圳市怡化金融智能研究院,未经深圳怡化电脑股份有限公司;深圳市怡化时代科技有限公司;深圳市怡化金融智能研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201720847668.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top