[实用新型]FPGA配置电路有效
申请号: | 201720943792.5 | 申请日: | 2017-07-31 |
公开(公告)号: | CN207051881U | 公开(公告)日: | 2018-02-27 |
发明(设计)人: | 胡运辉;董叱风 | 申请(专利权)人: | 广东中云海科技有限公司 |
主分类号: | G06F9/445 | 分类号: | G06F9/445;G06F13/40 |
代理公司: | 东莞科强知识产权代理事务所(普通合伙)44450 | 代理人: | 肖冬 |
地址: | 523808 广东省东莞市松山湖*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | fpga 配置 电路 | ||
1.一种FPGA配置电路,其特征在于:其包括处理芯片,其型号为EP3SE50F780C3,处理芯片连接有JTAG接口和AS接口,AS接口连接有FLASH存储器,处理芯片连接有模式切换开关,通过模式切换开关实现两种模式的无缝切换,处理芯片设有一组切换管脚分别为:MSEL0管脚、MSEL1管脚和MSEL2管脚;MSEL0管脚、MSEL1管脚、MSEL2管脚分别通过电阻R185、电阻R186、电阻R187连接电源VCC,且该三个管脚和拨码开关S11连接,通过拨码开关S11实现MSEL0管脚、MSEL1管脚、MSEL2管脚的通断开关,拨码开关S11控制MSEL0管脚、MSEL1管脚、MSEL2管脚的电平高低,实现模式切换控制JTAG接口和AS接口通断。
2.根据权利要求1所述的FPGA配置电路,其特征在于:所述JTAG接口设有TCK管脚,该TCK管脚与处理芯片的时钟管脚电连接;JTAG接口设有TDO管脚和TDI管脚,TDO管脚、TDI管脚分别与处理芯片的数据输出接口和数据输入接口连接;JTAG接口设有TMS管脚,TMS管脚与处理芯片的测试模式接口连接;且TCK管脚通过电阻R192接地;TMS管脚通过电阻R193与电源VCC连接,TDI管脚通过电阻R194与电源VCC连接。
3.根据权利要求2所述的FPGA配置电路,其特征在于:所述AS接口的DCLK管脚分别与处理芯片的DCLK接口以及FLASH存储器的DCLK接口连接,AS接口的CONF DONE管脚与处理芯片的CONF DONE接口连接,处理芯片的CONF DONE接口通过电阻R189与电源VCC连接,AS接口的nCONFIG管脚与处理芯片的nCONFIG接口连接,处理芯片的nCONFIG接口通过电阻R190与电源VCC连接,AS接口的DATA管脚通过电阻R195与FLASH存储器的DATA接口连接,AS接口的ASDIO管脚分别与处理芯片的ASDIO接口、FLASH存储器的ASDIO接口连接,AS接口的nCE管脚分别与处理芯片的nCE接口、FLASH存储器的nCE接口连接;AS接口的nCS管脚分别与处理芯片的nCS接口、FLASH存储器的nCS接口连接。
4.根据权利要求3所述的FPGA配置电路,其特征在于:所述FPGA配置电路还包括电源电路和降压电路,所述电源电路啊包括与市电连接的变压器T2,变压器T2通过整流电路连接有稳压芯片, 稳压芯片对外输出5V电源;其中,整流电路为全桥电路,全桥电路的两个交流输入端分别与变压器T2的副线圈两端连接,全桥电路的直流输入端与所述副线圈的中间抽头连接,全桥电路的直流输出端通过电解电容C98与所述中间抽头连接;中间抽头通过反接稳压二极管VD1接地;稳压芯片型号为LM7805;所述降压电路包括降压芯片,降压芯片的输入端与5V电源连接,降压芯片的输出端输出3V电源,5V电源通过电解电容C517接地,3V电源通过电解电容C516接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东中云海科技有限公司,未经广东中云海科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720943792.5/1.html,转载请声明来源钻瓜专利网。