[实用新型]用于串口屏的控制器有效
申请号: | 201721035765.4 | 申请日: | 2017-08-17 |
公开(公告)号: | CN207301703U | 公开(公告)日: | 2018-05-01 |
发明(设计)人: | 葛庆国 | 申请(专利权)人: | 广东高云半导体科技股份有限公司 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 深圳众鼎专利商标代理事务所(普通合伙)44325 | 代理人: | 谭果林 |
地址: | 528000 广东省佛山市顺德区容桂街道办事处*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 串口 控制器 | ||
技术领域
本实用新型属于电子技术领域,尤其涉及用于串口屏的控制器。
背景技术
目前,用于串口屏(即通过串行通信接口进行驱动的显示屏)的控制装置通常包括微处理器、用于串口屏的控制器和SDRAM存储器(Synchronous Dynamic Random Access Memory,同步动态随机存储器),其中,控制器分别与微处理器、SDRAM存储器、串口屏连接,控制器包括主控电路和显示控制电路。主控电路分别与显示控制电路、SDRAM存储器和微处理器连接,显示控制电路与串口屏连接。
主控电路通过其数据输入端接收微处理器输出的图像数据,并将图像数据存储在SDRAM存储器中,然后对SDRAM存储器中的图像数据进行读取,并通过其图像数据输出端将其读取出来的数据输出给显示控制电路。显示控制电路读取图像数据中的各个像素点的RGB值,并通过其R值输出端、G值输出端、B值输出端将RGB值输出至串口屏,以使其进行各个像素点的显示。
其中,主控电路通常包括接口协议解析电路、中控电路和SDRAM控制电路,其中,接口协议解析电路用于解析微处理器输出的图像数据和各种指令(如清屏指令、背光值设置指令、读取图像数据指令等);中控电路用于根据接口协议解析电路解析的图像数据或指令,对SDRAM控制电路或显示控制电路进行相应的控制操作(如控制SDRAM控制电路向SDRAM存储器中写入图像数据,控制SDRAM控制电路读取SDRAM存储器中的图像数据等,控制显示控制电路读取SDRAM控制电路输出的图像数据等);SDRAM控制电路用于对 SDRAM存储器进行数据写入和读取。
由于SDRAM存储器是独立于控制器的存储器,因此,还要为存储器另行提供时钟产生电路,通过该时钟产生电路为存储器提供保证其正常工作的时钟信号,由于要另行提供时钟产生电路,提高了成本,此外,再加上在对控制装置进行组装的时候,需要将SDRAM存储器、控制器以及相关时钟产生电路进行焊接组装,也会提高成本。
实用新型内容
为了解决现有用于串口屏的控制装置要另行提供时钟产生电路,成本较高的技术问题,本实用新型实施例提供了用于串口屏的控制器。
本实用新型实施例提供一种用于串口屏的控制器,其特征在于,包括主控电路、显示控制电路、时钟电路和SDRAM存储器;
所述时钟电路包括第一时钟信号输出端、第二时钟信号输出端和第三时钟信号输出端;所述第一时钟信号输出端与所述SDRAM存储器连接,所述第二时钟信号输出端与所述主控电路连接,所述第三时钟信号输出端与显示控制电路连接;
所述主控电路包括图像数据传输端和用于读取图像数据的输出端;所述主控电路的图像数据传输端与所述SDRAM存储器连接,所述主控电路的用于读取图像数据的输出端与所述显示控制电路的用于读取图像数据的输入端连接,所述显示控制电路的输出端与所述串口屏连接。
优选地,所述用于串口屏的控制器还包括第一FIFO存储器;
所述第一FIFO存储器与所述第二时钟信号输出端连接;
所述第一FIFO存储器的用于读取图像数据的输入端与所述主控电路的用于读取图像的输出端连接,所述第一FIFO存储器的用于读取图像数据的输出端与所述显示控制电路的用于读取图像数据的输入端连接。
优选地,所述主控电路包括接口数据通讯控制电路、中控电路和SDRAM 控制电路;所述图像数据传输端包括用于写入图像数据的输出端和用于读取图像数据的输入端;
所述接口数据通讯控制电路、所述中控电路和所述SDRAM控制电路均于所述第二时钟信号输出端连接;
所述接口数据通讯控制电路的用于写入图像数据的输出端与所述中控电路的用于写入图像数据的输入端连接;
所述中控电路用于写入图像数据的输出端与所述SDRAM控制电路的用于写入图像数据的输入端连接;所述SDRAM控制电路用于写入图像数据的输出端与所述SDRAM存储器连接;
所述中控电路的用于读取图像数据的输入端与所述SDRAM存储器连接,所述中控电路用于读取图像数据的输出端与所述显示控制电路的用于读取图像数据的输入端连接。
优选地,所述用于串口屏的控制器还包括第二FIFO存储器;所述第二FIFO 存储器与所述第二时钟信号输出端连接;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东高云半导体科技股份有限公司,未经广东高云半导体科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721035765.4/2.html,转载请声明来源钻瓜专利网。