[实用新型]旋钮式数字编码开关装置有效
申请号: | 201721137111.2 | 申请日: | 2017-09-06 |
公开(公告)号: | CN207690064U | 公开(公告)日: | 2018-08-03 |
发明(设计)人: | 李晓辉;刘渊;李松辉;胡东平;费航 | 申请(专利权)人: | 大唐终端技术有限公司 |
主分类号: | G06F3/16 | 分类号: | G06F3/16 |
代理公司: | 北京中企鸿阳知识产权代理事务所(普通合伙) 11487 | 代理人: | 郭鸿雁 |
地址: | 300203 天津市滨海新区天津市空港*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字编码开关 旋钮式 状态输出端口 处理器 触发中断 旋钮 状态检测电路 本实用新型 电源端口 端口连接 使用寿命 系统处理 消除信号 信号丢失 依次连接 接地 误判率 抖动 电路 中断 | ||
1.一种旋钮式数字编码开关装置,其特征在于,包括处理器、旋钮式数字编码开关、状态检测电路、执行机构;所述处理器、状态检测电路、旋钮式数字编码开关、执行机构依次连接;所述处理器与执行机构相连接;
所述旋钮式数字编码开关包括旋钮、触发中断端口、电源端口;所述旋钮与触发中断端口连接;所述触发中断端口包括第一状态输出端口和第二状态输出端口;所述第一状态输出端口和第二状态输出端口分别与所述处理器的两个GPIO接口对应相连,所述电源端口接地,用于为旋钮开关状态输出接口提供低电平状态。
2.根据权利要求1所述的旋钮式数字编码开关装置,其特征在于,所述状态检测电路包括第一电阻、第二电阻、第一电容、第二电容;所述第一电阻的一端和第二电阻的一端分别连接电源电压;所述第一电阻的另一端连接所述第一状态输出端口,同时连接所述第一电容的一端;所述第二电阻的另一端连接所述第二状态输出端口,用于为旋钮式数字编码开关的状态输出接口提供高电平状态;所述第二电阻的另一端同时连接所述第二电容的一端;所述第一电容的另一端、第二电容的另一端接地。
3.根据权利要求1所述的旋钮式数字编码开关装置,其特征在于,所述处理器选用的芯片包括但不限于型号为LC1860C_L0D0P0的基带处理器芯片、型号为MSP432P401RIZXH的单片机芯片;所述处理器的芯片IO接口与执行机构相连接。
4.根据权利要求1所述的旋钮式数字编码开关装置,其特征在于,所述执行机构为通过旋钮调节参数大小的电子设备,包括但不限于音响、电压表、电流表、收音机。
5.根据权利要求1所述的旋钮式数字编码开关装置,其特征在于,所述处理器的芯片连接时钟电路;所述时钟电路为有源时钟电路或无源时钟电路。
6.根据权利要求5所述的旋钮式数字编码开关装置,其特征在于,所述处理器选用MSP432P401RIZXH的单片机芯片时,所述时钟电路为无源时钟电路,所述无源时钟电路包括晶振、第三电容、第四电容;所述处理器的第一时钟管脚和第二时钟管脚之间串联晶振;所述晶振的一端并联第三电容接地;所述晶振的另一端并联第四电容接地。
7.根据权利要求5所述的旋钮式数字编码开关装置,其特征在于,所述处理器选用LC1860C_L0D0P0的基带处理器芯片时,所述时钟电路为有源时钟电路,所述有源时钟电路包括晶振芯片、输入电源;所述晶振芯片的电源管脚串联第八电阻连接输入电源;所述晶振芯片的输入管脚连接处理器的IO端口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大唐终端技术有限公司,未经大唐终端技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721137111.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:打印机系统
- 下一篇:一种基于FPGA可多路切换的JTAG下载器