[实用新型]一种基于FPGA的智能SDI视频转换盒有效
申请号: | 201721254951.7 | 申请日: | 2017-09-28 |
公开(公告)号: | CN207251800U | 公开(公告)日: | 2018-04-17 |
发明(设计)人: | 刘畅;戴荣;阴陶;林峰;孙海飙 | 申请(专利权)人: | 成都傅立叶电子科技有限公司;深圳市特发信息股份有限公司 |
主分类号: | H04N5/765 | 分类号: | H04N5/765;H04N5/268 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610000 四川省成都*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 智能 sdi 视频 转换 | ||
1.一种基于FPGA实现多接口智能SDI视频转换盒,其特征在于,采用以下结构的SDI视频转换盒实现:
所述SDI视频转换盒的结构包括:
FPGA,用于实现视频信号检测与采集、时序转换、生成高速串行数据、接口电路控制,在收到来自DVI、CVBS、VGA接口的视频信号后,对视频信号进行格式转换,通过SDI IP核生成高速串口信号,通过串口通信接口接收来自于主控端的命令,完成图像翻转、色彩调整和Logo叠加;
时钟电路,与所述FPGA连接,用于提供FPGA的逻辑时钟和SDI IP核的参考时钟;
1路DVI视频输入接口,设置于FPGA的视频输入端;
1路CVBS视频输入接口,设置于FPGA的视频输入端;
1路VGA视频输入接口,设置于FPGA的视频输入端;
独立设置的3路SD/HD/3G SDI视频输出接口,所述3路SD/HD/3G SDI视频输出接口独立设置于FPGA的视频输出端,用于将FPGA的高速串口数字信号转换为符合SDI标准电气特性的信号,加入均衡和驱动;
DDR3存储器,与所述FPGA连接,用于对三个通道的视频数据进行存储;
EPCQ256存储器,与所述FPGA连接,用于对所述FPGA的配置参数进行储存;
主控接口,通过串口收发芯片与所述FPGA连接。
2.根据权利要求1所述的基于FPGA实现多接口智能SDI视频转换盒,其特征在于,所述1路DVI视频输入接口前端设置有型号为DVI-I(24+5)的视频主输入连接器。
3.根据权利要求1所述的基于FPGA实现多接口智能SDI视频转换盒,其特征在于,所述主控接口采用型号为DB9的接口连接器,主控接口采用串口方式进行通信,串口通信采用的收发芯片型号为MAX3491。
4.根据权利要求1所述的基于FPGA实现多接口智能SDI视频转换盒,其特征在于,所述SD/HD/3G SDI视频输出接口选用芯片型号为LMH0303的视频输出驱动器,SD/HD/3G SDI视频输出接口输出端设置SMA同轴连接器。
5.根据权利要求1所述的基于FPGA实现多接口智能SDI视频转换盒,其特征在于,所述DVI视频输入接口用于接收DVI视频信号,最大支持1080P@60分辨率,在不超过最大分辨率的情况下输入分辨率可任意设置。
6.根据权利要求1所述的基于FPGA实现多接口智能SDI视频转换盒,其特征在于,所述CVBS视频输入接口用于接收CVBS视频信号,支持NTSC、PAL、SECAM模拟视频信号,可自动检测信号类型。
7.根据权利要求1所述的基于FPGA实现多接口智能SDI视频转换盒,其特征在于,所述VGA视频输入接口用于接收VGA视频信号,最大支持1080P@60分辨率,在不超过最大分辨率的情况下输入分辨率可任意设置。
8.根据权利要求1所述的基于FPGA实现多接口智能SDI视频转换盒,其特征在于,所述FPGA集成有串口通信模块、Logo缓存区模块、图像反转控制模块、DDR3写控制模块、DDR3读控制模块、RAM模块、视频时序转换模块、参考时钟切换控制模块、时钟电路模块、SDI核模块、色彩调整模块、颜色空间转换模块、写FIFO控制模块、FIFO模块和分辨率检测模块;
所述串口通信模块、色彩调整模块、颜色空间转换模块、写FIFO控制模块、FIFO模块、DDR3写控制模块、DDR3读控制模块、RAM模块、视频时序转换模块及SDI核模块依次连接;
所述色彩调整模块输入端外接DVI视频输入接口、CVBS视频输入接口或VGA视频输入接口;
所述色彩调整模块通过分辨率检测模块分别与写FIFO控制模块、DDR3写控制模块和DDR3读控制模块连接;
所述DDR3写控制模块与图像翻转模块连接;
所述视频时序转换模块与DDR3读控制模块连接;
所述串口通信模块与图像反转控制模块连接、DDR3读控制模块、Logo缓存区模块、视频时序转换模块及参考时钟切换控制模块分别连接,图像反转控制模块输出端分别连接至DDR3写控制模块和DDR3读控制模块;
所述Logo缓存区模块与DDR3读控制模块连接;
所述参考时钟切换控制模块与硬件时钟电路连接,时钟电路输出与SDI核模块连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都傅立叶电子科技有限公司;深圳市特发信息股份有限公司,未经成都傅立叶电子科技有限公司;深圳市特发信息股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721254951.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种可升高倾斜的电视机机壳
- 下一篇:一种墙插类高清视频接收器