[实用新型]随机存储器有效
申请号: | 201721439451.0 | 申请日: | 2017-11-01 |
公开(公告)号: | CN207441243U | 公开(公告)日: | 2018-06-01 |
发明(设计)人: | 沈建宏 | 申请(专利权)人: | 睿力集成电路有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10 |
代理公司: | 北京市铸成律师事务所 11313 | 代理人: | 张臻贤;武晨燕 |
地址: | 230000 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 随机存储器 串并行转换器 时间线性 通信连接 均衡器 决策反馈均衡器 本实用新型 输出端 输入端 随机存储电路 信号高速传输 信号接收端 信号可靠性 码间干扰 信道补偿 失真 保证 | ||
1.一种随机存储器,包括串并行转换器,其特征在于,还包括:
连续时间线性均衡器,具有第一输入端为随机存储器信号接收端,还具有第一输出端与所述串并行转换器通信连接,用于对输入信号进行信道补偿增益并将经信道补偿的信号向所述串并行转换器发送。
2.如权利要求1所述的随机存储器,其特征在于,还包括:
决策反馈均衡器,具有第二输入端与所述连续时间线性均衡器第一输出端通信连接,还具有第二输出端与所述串并行转换器通信连接,用于消除输入信号的码间干扰。
3.如权利要求1所述的随机存储器,其特征在于,所述连续时间线性均衡器直接通过对信道的衰减进行线性拟合来改善输入信号的眼图性能。
4.如权利要求1所述的随机存储器,其特征在于,所述连续时间线性均衡器为有源连续时间线性均衡器;所述连续时间线性均衡器包括连续时间线性均衡电路;
所述连续时间线性均衡电路包括:
第一支路,包括第一电阻、第一晶体管、第二晶体管以及所述连续时间线性均衡器第一输入端的正极,所述第一电阻的一端与所述第一晶体管的源极连接,所述第一晶体管的栅极与所述第一输入端的正极连接,所述第一晶体管的漏极与所述第二晶体管的源极连接,所述第二晶体管的漏极接地;
第二支路,包括第二电阻、第三晶体管、第四晶体管以及所述连续时间线性均衡器第一输入端的负极,所述第二电阻的一端与所述第三晶体管的源极连接,所述第三晶体管的栅极与所述第一输入端的负极连接,所述第三晶体管的漏极与所述第四晶体管的源极连接,所述第四晶体管的漏极接地;
第一控制器,与所述第二晶体管的栅极连接并且与所述第四晶体管的栅极连接;
第三电阻,一端与所述第一支路连接,连接点位于所述第一晶体管和所述第二晶体管之间,另一端与所述第二支路连接,连接点位于所述第三晶体管和所述第四晶体管之间;
第一输出端的正极,与所述第二支路连接,连接点位于所述第二电阻与所述第三晶体管之间;
第一输出端的负极,与所述第一支路连接,连接点位于所述第一电阻与所述第一晶体管之间。
5.如权利要求4所述的随机存储器,其特征在于,所述连续时间线性均衡电路还包括:
第五晶体管,所述第五晶体管的源极与所述第一支路连接并且连接点位于所述第一晶体管和所述第二晶体管之间,所述第五晶体管的漏极与所述第二支路连接并且连接点位于所述第三晶体管和所述第四晶体管之间;
第二控制器,与所述第五晶体管的栅极连接;
第一变容二极管,所述第一变容二极管的负极端与所述第一支路连接并且连接点与所述第五晶体管一样也位于所述第一晶体管和所述第二晶体管之间;
第二变容二极管,所述第二变容二极管的负极端与所述第二支路连接并且连接点与所述第五晶体管一样也位于所述第三晶体管与所述第四晶体管之间;
第三控制器,分别与所述第一变容二极管的正极端和所述第二变容二极管的正极端连接。
6.如权利要求5所述的随机存储器,其特征在于,所述第一变容二极管和第二变容二极管包括电晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于睿力集成电路有限公司,未经睿力集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721439451.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:硬盘安全缓冲接口装置
- 下一篇:高速数据录取存储系统