[实用新型]一种运算芯片及相应的电路板有效
申请号: | 201721617833.8 | 申请日: | 2017-11-28 |
公开(公告)号: | CN207503223U | 公开(公告)日: | 2018-06-15 |
发明(设计)人: | 杨存永;孙国臣;詹克团 | 申请(专利权)人: | 北京比特大陆科技有限公司 |
主分类号: | G06F15/00 | 分类号: | G06F15/00 |
代理公司: | 北京智信四方知识产权代理有限公司 11519 | 代理人: | 刘真 |
地址: | 100029 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 运算单元 运算芯片 输入输出接口 时钟输出接口 时钟输入接口 电路板 本实用新型 发送时钟 功率消耗 控制命令 数据交换 运算 电路 外部 | ||
本实用新型公开了一种运算芯片及相应的电路板,所述运算芯片包括:控制单元、两个或多个运算单元和输入输出接口,其中:所述控制单元与所述输入输出接口连接,用于与外部进行数据交换;所述控制单元的时钟输出接口与每个运算单元的时钟输入接口连接,用于根据控制命令分别给每个运算单元发送时钟信号。本实用新型能够根据运算单元的运算任务,有选择地启动相应的运算单元进行工作,从而在很大程度上节省了功率消耗,避免功率的浪费。
技术领域
本实用新型涉及电子技术领域,尤其是一种运算芯片及相应的电路板。
背景技术
在电子技术领域,现有的运算芯片内部通常都存在多个运算单元,每个运算单元根据控制单元的控制命令执行各自的运算任务,而每个运算单元的运算任务通常由控制单元发送的时钟信号来启动,现有运算芯片内部的控制单元只设置有一条时钟信号线,控制单元通过这条时钟信号线同时将时钟信号发送给所有的运算单元。但是,当多个运算单元中只需其中的部分运算单元工作时,由于时钟信号依旧发送给所有的运算单元,从而造成不需要工作的运算单元也进行工作,进而造成了功率的浪费。
实用新型内容
为了解决上述现有技术中存在的问题,本实用新型提出一种运算芯片及相应的电路板。
根据本实用新型的一方面,提出一种运算芯片,所述运算芯片包括:控制单元、两个或多个运算单元和输入输出接口,其中:
所述控制单元与所述输入输出接口连接,用于与外部进行数据交换;
所述控制单元的时钟输出接口与每个运算单元的时钟输入接口连接,用于根据控制命令分别给每个运算单元发送时钟信号。
可选地,所述运算单元分为两组或者多组,每组运算单元包括两个或多个串联连接的运算单元。
可选地,每组运算单元中的一个运算单元与所述控制单元连接。
可选地,每组运算单元中的首级运算单元与所述控制单元连接。
可选地,所述运算单元包括:互相连接的运算部件和存储部件。
可选地,所述运算单元包括:运算部件、存储部件和时钟输入接口,其中:
所述运算部件与上级运算单元的存储部件连接,用于读取上级运算单元存储部件中存储的数据并进行运算;
所述运算部件与存储部件连接,用于将运算得到的数据存储在存储部件中,供下级运算单元调用;
所述时钟输入接口与所述控制单元的时钟输出接口连接。
可选地,首级运算单元的运算部件与所述控制单元连接。
可选地,所述运算单元由微电子电路组成。
可选地,所述微电子电路由COMS管、NMOS管组成。
根据本实用新型的再一方面,提出一种电路板,所述电路板包括一个或多个如上所述的运算芯片。
根据本实用新型的技术方案,通过在运算芯片的控制单元和运算单元之间增设多条时钟信号线,使得控制单元的时钟输出接口与每个运算单元的时钟输入接口均形成连接,即每个运算单元都能够独立地接收到控制单元发送的时钟信号。该技术方案能够根据运算单元的运算任务,有选择地启动相应的运算单元进行工作,从而在很大程度上节省了功率消耗,避免功率的浪费。
附图说明
图1是根据本实用新型一实施例的运算芯片的结构示意图;
图2是根据本实用新型一实施例的运算单元的结构示意图。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本实用新型进一步详细说明。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京比特大陆科技有限公司,未经北京比特大陆科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721617833.8/2.html,转载请声明来源钻瓜专利网。