[实用新型]一种智能型高精度模拟信号采样系统有效

专利信息
申请号: 201721656098.1 申请日: 2017-12-02
公开(公告)号: CN207924015U 公开(公告)日: 2018-09-28
发明(设计)人: 陈景尧 申请(专利权)人: 成都微泰科技有限公司
主分类号: G01R23/16 分类号: G01R23/16
代理公司: 成都弘毅天承知识产权代理有限公司 51230 代理人: 杨保刚
地址: 610000 四川省成都市高新*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 本实用新型 信号采样系统 信号调理模块 高精度模拟 采样时钟 时钟输入管脚 数据缓存模块 串口驱动器 采样输入 采样探头 采样系统 调理模块 发生模块 控制管脚 连接信号 内置时钟 输出管脚 采样率 上位机 输出端 输入端 管脚 倍增
【权利要求书】:

1.一种智能型高精度模拟信号采样系统,其特征在于,系统中包括采样终端和上位机;所述采样终端包括N个ADC模块、FPGA芯片、信号调理模块、数据缓存模块,所述N个ADC模块中的N>1;所述ADC模块的参考电压输入管脚均连接同一个电压参考模块的输出端;所述ADC模块的采样输入管脚相互连接在一起,并连接信号调理模块输出端,信号调理模块输入端与采样探头相连;所述信号调理模块输入端通过相互串联的电阻R1、R2连接运算放大器U1A的同相输入端,电阻R2两端分别通过电容C1和电容C2连接参考地;运算放大器U1A的反相输入端通过电阻R3连接参考地,还通过电阻R4连接电源VCC;运算放大器U1A的输出端连接运算放大器U1B的同相输入端,运算放大器U1B的输出端作为信号调理模块的输出端,并与U1B的反相输入端相连;所述FPGA芯片通过串口驱动器连接上位机,通过不同的控制管脚连接各个ADC芯片;FPGA芯片外接有源晶振作为参考时钟,FPGA芯片内置时钟发生模块,所述时钟发生模块生成N个采样时钟;每个采样时钟的周期T均相同,相位依次相差T/N,FPGA芯片的每个采样时钟输出管脚均分别与一个ADC模块的时钟输入管脚相连接;FPGA芯片通过全双工数字接口访问数据缓存模块,并在缓存模块中划分出N个大小相同且地址不重叠的数据缓存区;FPGA芯片还对外引出N个数据输入通道,分别连接各个ADC模块的数字输出端,每个数据输入通道对应一个数据缓存区。

2.根据权利要求1所述的一种智能型高精度模拟信号采样系统,其特征在于,所述ADC模块封装为集成电路芯片;所述运算放大器U1A和U1B集成于同一片集成电路芯片中。

3.根据权利要求1所述的一种智能型高精度模拟信号采样系统,其特征在于,所述串口驱动器为USB驱动器,所述数据缓存模块为DDR芯片。

4.根据权利要求1所述的一种智能型高精度模拟信号采样系统,其特征在于,所述上位机为带有显示器的PC机。

5.根据权利要求1所述的一种智能型高精度模拟信号采样系统,其特征在于,所述采样系统中还设有用于为采样终端供电的电源模块。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都微泰科技有限公司,未经成都微泰科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201721656098.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top