[实用新型]基于FPGA和SDRAM的验光仪图像与字符液晶屏显示控制系统有效
申请号: | 201721713718.0 | 申请日: | 2017-12-11 |
公开(公告)号: | CN207676624U | 公开(公告)日: | 2018-07-31 |
发明(设计)人: | 赵俊奇;戈录永;郭智勇;冯军峰;张清 | 申请(专利权)人: | 太原中北新缘科技中心 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 太原同圆知识产权代理事务所(特殊普通合伙) 14107 | 代理人: | 王金锁 |
地址: | 030051 山西省太*** | 国省代码: | 山西;14 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器模块 控制系统 数据传输接口 数据缓存模块 本实用新型 字符液晶 屏显示 验光仪 图像 时钟信号同步 同步时钟信号 液晶屏显示 叠加显示 控制作用 双向连接 稳定显示 信号叠加 液晶屏 字符图 | ||
1.基于FPGA和SDRAM的验光仪图像与字符液晶屏显示控制系统,包括CMOS摄像模块、CPU数据传输接口和LCD显示模块,其特征在于,还包括有FPGA核心处理器模块和SDRAM数据缓存模块,所述FPGA核心处理器模块分别与CMOS摄像模块、CPU数据传输接口和LCD显示模块连接,同时所述FPGA核心处理器模块与所述SDRAM数据缓存模块双向连接;
其中,所述CMOS摄像模块,获取实时动态图像并提供基准时钟信号;
所述SDRAM数据缓存模块包括至少2个以上可用于存储所需显示的字符页面数据的存储区;
所述CPU数据传输接口,将所需显示的字符页面数据传送至FPGA核心处理器模块中;
所述FPGA核心处理器模块,具有一将所述基准时钟信号转换为同步的高频率时钟信号的锁相环模块,同时对CPU数据传输接口传送过来的所需显示的字符页面数据进行处理并将处理后的数据缓存至所述至少2个以上可用于存储所需显示的字符页面数据的存储区中,并同时从该字符页面数据的存储区中读取出所需要显示的字符页面数据,在同步高频率时钟信号的作用下,将接收的实时动态图像与所需显示的字符页面数据发送至所述LCD显示模块中叠加显示。
2.根据权利要求1所述的基于FPGA和SDRAM的验光仪图像与字符液晶屏显示控制系统,其特征在于,所述高频率时钟信号的频率是基准时钟信号频率的3倍以上。
3.根据权利要求1所述的基于FPGA和SDRAM的验光仪图像与字符液晶屏显示控制系统,其特征在于,所述FPGA核心处理器模块通过控制SDRAM的BAn引脚来实现对SDRAM中不同存储区的读写操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于太原中北新缘科技中心,未经太原中北新缘科技中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721713718.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种可记录游览线路的电子门票
- 下一篇:一种用于钢琴踏板脚踏力度调整装置