[实用新型]一种双路输出频率可调时钟信号发生器有效
申请号: | 201721777045.5 | 申请日: | 2017-12-11 |
公开(公告)号: | CN207720101U | 公开(公告)日: | 2018-08-10 |
发明(设计)人: | 栗伟周;殷志锋;李瑞华;葛新锋 | 申请(专利权)人: | 许昌学院 |
主分类号: | H03K5/15 | 分类号: | H03K5/15;H03K5/156 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 461000*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 占空比 两路 时钟信号发生器 差分信号 双路 缩放 电压转换电路 本实用新型 输出频率 压控信号 振荡电路 可调 输出 频率时钟信号 时钟频率信号 输出时钟信号 输出信号频率 电路系统 时钟信号 输入延迟 可改变 控制端 宽频率 输入端 延迟 转化 | ||
1.一种双路输出频率可调时钟信号发生器,其特征在于,其包括占空比电压转换电路、延迟振荡电路;
两路可实现占空比动态缩放的差分信号分别从占空比电压转换电路的两个输入端输入,并转化为两路压控信号输出;
两路压控信号分别输入延迟振荡电路的控制端,并最终输出两路频率相同的时钟信号;
通过对输入差分信号进行占空比缩放,可改变时钟信号发生器的输出信号频率。
2.根据权利要求1所述一种双路输出频率可调时钟信号发生器,其特征在于,占空比电压转换电路包括差分信号输入端口Din1,差分信号输入端口Din2,延迟电路DU1,缓冲器B1,缓冲器B2,与门A1,与门A2,MOS管M7至M14,电容C1,电容C2;
差分信号输入端口Din1连接延迟电路DU1的输入端Fi1,差分信号输入端口Din2连接延迟电路DU1的输入端Fi2;
延迟电路DU1的输出端P1连接与门A1的下输入端,延迟电路DU1的输出端P2连接与门A2的上输入端,延迟电路DU1的输出端Vn连接电容C2的上端;
缓冲器B1的输入端连接差分信号输入端口Din1,缓冲器B1的输出端连接MOS管M7的栅极;
缓冲器B2的输入端连接差分信号输入端口Din2,缓冲器B2的输出端连接MOS管M10的栅极;
与门A1的上输入端连接差分信号输入端口Din1,与门A1的输出端连接MOS管M7的源极;
与门A2的下输入端连接差分信号输入端口Din2,与门A2的输出端连接MOS管M10的源极;
MOS管M7的源极连接MOS管M8的源极,MOS管M7的漏极连接MOS管M8的漏极;
MOS管M8的栅极连接缓冲器B2的输出端;
MOS管M9的栅极连接缓冲器B1的输出端,MOS管M9的源极连接MOS管M10的源极,MOS管M9的漏极连接MOS管M10的漏极;
MOS管M11的栅极连接MOS管M7的栅极,MOS管M11的源极连接MOS管M12的源极并连接MOS管M11的漏极;
MOS管M12的栅极连接MOS管M10的栅极,MOS管M12的源极连接MOS管M12的漏极;
MOS管M13的栅极连接MOS管M11的栅极,MOS管M13的源极连接MOS管M14的源极并连接MOS管M13的漏极;
MOS管M14的栅极连接MOS管M12的栅极,MOS管M14的源极连接MOS管M14的漏极;
电容C1的上端连接MOS管M8的漏极,电容C1的下端接地;
电容C2的上端连接MOS管M10的漏极,电容C2的下端接地。
3.根据权利要求1所述一种双路输出频率可调时钟信号发生器,其特征在于,占空比电压转换电路中的延迟电路包括MOS管M1至M5,输出入端Fi1及Fi2,输出端P1及P2,输出端Vn;
MOS管M1的栅极连接输出端Vn,MOS管M1的源极连接电源VDD,MOS管M1的漏极连接输出端P1;
MOS管M2的栅极连接输出端P2,MOS管M2的源极连接MOS管M1的源极,MOS管M2的漏极连接MOS管M1的漏极;
MOS管M3的栅极连接输出端P1,MOS管M3的源极连接电源VDD,MOS管M3的漏极连接输出端P2;
MOS管M4的源极连接MOS管M3的源极,MOS管M4的漏极连接MOS管M3的漏极;
MOS管M5的栅极连接输入端Fi1,MOS管M5的漏极连接输出端P1,MOS管M5的源极接地;
MOS管M6的栅极连接输入端Fi2,MOS管M6的漏极连接输出端P2,MOS管M6的源极接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于许昌学院,未经许昌学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721777045.5/1.html,转载请声明来源钻瓜专利网。