[实用新型]基于运算放大器的时钟扩展电路有效
申请号: | 201721826171.5 | 申请日: | 2017-12-25 |
公开(公告)号: | CN207637036U | 公开(公告)日: | 2018-07-20 |
发明(设计)人: | 胡继龙;黄如星 | 申请(专利权)人: | 前海联大(深圳)技术有限公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 深圳市鼎智专利代理事务所(普通合伙) 44411 | 代理人: | 罗雄燕 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基准时钟源 运算放大器 分支电路 耦接 电阻 扩展电路 放大器输入阻抗 放大器 本实用新型 多个控制器 控制器电性 信号输出端 信号输入端 放大作用 负载压力 基准时钟 同步时钟 系统要求 与运算 处理器 电路 电源 | ||
一种基于运算放大器的时钟扩展电路,其特征在于,该电路包括:基准时钟源,多个的分支电路,多个控制器,第一节点;基准时钟源分别与若干个所述分支电路的信号输入端耦接于第一节点;所述分支电路的信号输出端与控制器电性耦接;所述分支电路包括电阻,运算放大器及第二节点;所述电阻的一端与基准时钟电源耦接于第一节点,所述电阻的另一端与运算放大器的同相输入端相耦接;本实用新型通过运算放大器的放大作用,可将基准时钟源扩展为若干个同步时钟提供给多个处理器。由于放大器输入阻抗极大,对基准时钟源的负载压力不大,可以扩展的时钟数量很大,满足绝大多数系统要求。
【技术领域】
本实用新型涉及电路设计领域,特别涉及一种基于二极管的小压差电平转换电路。
【背景技术】
如今,电子产品越发广泛地应用于实际生活中,尤其在智能家居等领域,微控制单元得到普遍的应用,各微处理单元通常需要同步基准时钟。现有技术通常是直接由基准时钟源向各控制单元传递时钟信号,当微控制单元数量较多时自然会对基准时钟源造成较大的负载负担。因此,一种结构简单,成本低廉的时钟扩展技术成为一种实际需求。
【发明内容】
本实用新型旨在解决上述问题,而提供一种基于运算放大器的结构简单,能够同时给多个处理器提供参考时间的时钟扩展电路。
为实现上述目的,本实用新型提供一种基于运算放大器的时钟扩展电路,其特征在于,该电路包括: 基准时钟源,多个的分支电路,多个控制器,第一节点;
其中,基准时钟源分别与若干个所述分支电路的信号输入端耦接于第一节点;
其中,所述分支电路的信号输出端与控制器电性耦接;
其中,所述分支电路包括电阻,运算放大器及第二节点;
其中,所述电阻的一端与基准时钟电源耦接于第一节点,所述电阻的另一端与运算放大器的同相输入端相耦接;
其中,所述运算放大器的反相输入端与控制器耦接于第二节点;所述运算放大器的输出端与控制器耦接于第二节点。
所述基准时钟源为铯原子钟组为基准指标同步的时钟;
所述基准时钟源为美国卫星全球定位系统基准指标同步的时钟;
所述控制器为包括一个微处理器在内的电路
所述控制器为包括至少一个单片机在内的电路。
所述控制器为多种电路或者芯片的组合形式。
所述电阻为限流电阻。
所述运算放大器为高阻型集成运算放大器。
本实用新型的贡献在于,其有效解决了现有基准时钟源同时给多个处理器提供参考时钟造成自身负载负担过大的问题。本实用新型通过利用运算放大器的放大作用,减少时钟源的负载负担,从而实现同源始终信号扩展,同时给多个处理器提供参考时钟,用简易的方案实现了同源时钟扩展,为多处理器系统提供同步始终解决方案。
【附图说明】
图1是本实用新型的电路结构示意图。
【附图标注说明】
基准时钟源~10 分支电路~20
控制器~30 第一节点~40
电阻~21 运算放大器~22
第二节点~23
【具体实施方式】
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于前海联大(深圳)技术有限公司,未经前海联大(深圳)技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721826171.5/2.html,转载请声明来源钻瓜专利网。