[发明专利]用于非易失性储存阵列操作的数据寄存器复制在审
申请号: | 201780004944.8 | 申请日: | 2017-03-15 |
公开(公告)号: | CN108431896A | 公开(公告)日: | 2018-08-21 |
发明(设计)人: | 欧阳婧雯 | 申请(专利权)人: | 桑迪士克科技有限责任公司 |
主分类号: | G11C16/10 | 分类号: | G11C16/10;G11C16/32 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邱军 |
地址: | 美国得*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据寄存器 写入缓冲器 非易失性 影子 储存阵列 接收目标 复制 集合 计算机程序产品 编程操作 储存单元 储存目标 目标数据 数据通信 外围电路 配置 | ||
1.一种设备,包括:
非易失性储存单元的阵列;
写入缓冲器数据寄存器的集合,所述写入缓冲器数据寄存器的集合配置为储存用于所述阵列的编程操作的目标数据,其中所述写入缓冲器数据寄存器将所述目标数据通信到所述阵列的对应列;以及
影子数据寄存器的集合,所述影子数据寄存器的集合配置为从所述阵列的外围电路接收所述目标数据,其中在所述影子数据寄存器接收所述目标数据的部分时,由影子数据寄存器接收的所述目标数据的部分被复制到对应的写入缓冲器数据寄存器。
2.如权利要求1所述的设备,还包括配置为指示是否为所述阵列设定了突发模式的控制器,其中在所述影子数据寄存器接收所述数据时将由所述影子数据寄存器接收的所述目标数据的部分复制到所述对应的写入缓冲器数据寄存器是响应于所述控制器指示为所述阵列设定了所述突发模式。
3.如权利要求2所述的设备,其中所述影子数据寄存器的集合配置为,响应于所述控制器指示未为所述阵列设定所述突发模式,在所述影子数据寄存器接收到所述目标数据的多个部分之后,将所述目标数据的多个部分复制到对应的写入缓冲器数据寄存器。
4.如权利要求1所述的设备,其中在随后的影子数据寄存器接收所述目标数据的随后部分时,编程操作将所述目标数据的第一部分从第一写入缓冲器数据寄存器写入到所述阵列。
5.如权利要求1所述的设备,其中将从所述影子数据寄存器复制到所述写入缓冲器数据寄存器的数据维持在所述影子数据寄存器中,使得所述影子数据寄存器配置为用于所述写入缓冲器数据寄存器的缓存。
6.如权利要求1所述的设备,其中多个写入缓冲器数据寄存器对应于所述阵列的列,并且其中用于所述多个写入缓冲器数据寄存器的所述目标数据的部分由所述列的一个影子数据寄存器接收。
7.如权利要求1所述的设备,其中:
所述写入缓冲器数据寄存器的集合还配置为从所述阵列接收读取数据以用于读取操作;并且
所述影子数据寄存器的集合还配置为将所述读取数据输出到所述阵列的外围电路,其中在所述写入缓冲器数据寄存器接收所述读取数据的部分时,由写入缓冲器数据寄存器接收的所述读取数据的部分被复制到对应的影子数据寄存器。
8.如权利要求1所述的设备,其中用于所述影子数据寄存器的集合的输入耦接到来自所述外围电路的一条输入线,并且所述影子数据寄存器配置为一次激活一个,以经由所述输入线进行通信。
9.如权利要求1所述的设备,其中用于所述写入缓冲器数据寄存器的集合的输出耦接到去往所述阵列的一条输出线,并且所述写入缓冲器数据寄存器配置为一次激活一个,以经由所述输出线进行通信。
10.一种方法,包括:
使用影子数据锁存器接收目标数据,以用于将所述目标数据写入到非易失性存储器单元的阵列的编程操作;
在由相邻影子数据锁存器接收附加目标数据之前将所述目标数据复制到写入缓冲器数据锁存器;以及
将所述目标数据从所述写入缓冲器数据锁存器写入到所述阵列。
11.如权利要求10所述的方法,还包括确定是否为所述阵列设定了突发模式,其中在由所述相邻影子数据锁存器接收所述附加目标数据之前将所述目标数据复制到所述写入缓冲器数据锁存器是响应于确定为所述阵列设定了所述突发模式。
12.如权利要求11所述的方法,其中将所述目标数据复制到所述写入缓冲器数据锁存器包括,响应于确定未为所述阵列设定所述突发模式,在所述多个影子数据锁存器接收多位的目标数据之后,将所述多位的目标数据从多个影子数据锁存器复制到对应的多个写入缓冲器数据锁存器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桑迪士克科技有限责任公司,未经桑迪士克科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780004944.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:忆阻阵列及用于对忆阻阵列编程的方法
- 下一篇:细胞处理技术