[发明专利]包括电路编码变换函数的加密ASIC有效
申请号: | 201780006769.6 | 申请日: | 2017-01-13 |
公开(公告)号: | CN108885675B | 公开(公告)日: | 2020-03-03 |
发明(设计)人: | E·L·罗德里格斯德卡斯特罗;A·G·波特;S·V·雷迪 | 申请(专利权)人: | 布洛克钱恩阿西克斯有限责任公司 |
主分类号: | G06F21/72 | 分类号: | G06F21/72;H04L9/12;H04L9/16 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 陈松涛;王英 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 包括 电路 编码 变换 函数 加密 asic | ||
提供了用于在加密工作证明系统中使用的启用变换的集成电路。启用变换的集成电路包括嵌在启用变换的集成电路的加密数据路径内的其它电路部件当中的变换块。变换块可以在集成电路的制造之后的时间被配置以具体化为多个数学变换函数中的任一个的电路,因而使用户能够系统性地修改由集成电路执行的加密操作的结果,同时保持专用集成电路的高性能和效率特性。本文公开的技术的实施例在工作证明验证系统例如私有区块链系统、公共区块链系统、数字版权管理、安全令牌和其它加密相关领域内的专用集成电路的部署中提供到此为止不可达到的水平的灵活性。
技术领域
所公开的技术总体上涉及集成电子电路的设计,并且更具体地一些实施例涉及加密集成电路的设计。
背景技术
专用集成电路(ASIC)是被设计和构建成服务于特定的目的或应用的集成电路。与较慢的、更一般化的解决方案(例如在通用处理器或现场可编程门阵列(FPGA)上运行的软件解决方案)相比较,ASIC提供快速的计算速度。如名称所暗示的,ASIC通常被设计成只执行一个特定的应用,从而导致在灵活性和计算速度之间的折衷。ASIC在加密相关的领域(例如工作证明系统、数字版权管理系统和通常具有严格的速度和效率要求的其它应用)中的重要性增加。
附图说明
根据一个或多个各种实施例,参考下面的附图详细描述了本文公开的技术。附图仅为了说明的目的而被提供且仅描绘所公开的技术的一般或示例性实施例。这些附图被提供来便于读者对所公开的技术的理解,且不应被认为是对其广度、范围或可应用性的限制。应注意,为了说明的清楚和容易,这些附图不一定按比例绘制。
图1示出了示例性加密处理系统,本文公开的技术的实施例可以在该加密处理系统内实施。
图2示出了根据本文公开的技术的实施例的并包含位于沿着集成电路数据路径的点之一处的可编程变换块的示例性启用变换的集成电路,集成电路数据路径被设想为本文公开的技术的部分。
图3示出了根据本文公开的技术的实施例的并包含位于沿着集成电路数据路径的不同点处的可编程变换块的示例性启用变换的集成电路,集成电路数据路径被设想为本文公开的技术的部分。
图4示出了根据本文公开的技术的实施例的并包含都位于沿着集成电路数据路径的点处的两个可编程变换块的示例性启用变换的集成电路,集成电路数据路径被设想为本文公开的技术的部分。
图5A示出了根据本文公开的技术的实施例的在对变换函数进行编码之前的示例性可编程变换块配置。
图5B示出了根据本文公开的技术的实施例的根据二进制密钥进行编码的示例性可编程变换块。
图6示出了根据本文公开的技术的实施例的示例性函数编码过程。
图7示出了根据本文公开的技术的实施例的实施具有多个加密处理核心的加密集成电路的基本加密处理系统的方框图。
图8示出了根据本文公开的技术的实施例的具有多个加密处理核心的示例性启用变换的集成电路。
图9示出了根据本文公开的技术的实施例的具有多个加密处理核心的另一示例性启用变换的集成电路,每个加密处理核心包括有可编程变换块。
图10示出了根据本文公开的技术的实施例的示例性双重目的启用变换的集成电路。
图11示出了可以在实施所公开的技术的实施例的各种特征时使用的示例性计算部件。
图12示出了包含一个启用变换的加密散列核心和一个配置密钥的启用变换的加密结果验证器的示例。
图13示出了包含两个单独的启用变换的加密散列核心和两个单独的配置密钥的启用变换的加密结果验证器的示例。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于布洛克钱恩阿西克斯有限责任公司,未经布洛克钱恩阿西克斯有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780006769.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:网络域之间的数据对象传输
- 下一篇:直接驱动功率控制