[发明专利]分支指令有效
申请号: | 201780017738.0 | 申请日: | 2017-03-21 |
公开(公告)号: | CN108885549B | 公开(公告)日: | 2023-03-07 |
发明(设计)人: | 托马斯·克里斯多夫·格鲁卡特;理查德·罗伊·格里森思怀特;西蒙·约翰·克拉斯克;弗朗索瓦·克里斯托弗·雅克·波特曼;布兰得利·约翰·史密斯 | 申请(专利权)人: | ARM有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/32 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 林强 |
地址: | 英国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 分支 指令 | ||
一种数据处理系统提供分支转发指令(BF),其具有指定要分支到的分支目标地址和标识该分支转发指令之后的程序指令的分支点的可编程参数,当到达该分支转发指令时,后跟到分支目标地址的分支。
技术领域
本公开涉及数据处理系统。更具体地,本公开涉及数据处理系统内的分支指令。
背景技术
已知提供包括用于处理指令的电路和支持方法的数据处理系统。这些指令中的一些使得分支到在分支目标地址处的编程指令。
发明内容
在至少一些实施例中,本公开提供了一个示例,其中存在一种数据处理装置,包括:
处理电路,用于执行由程序指令序列指定的处理操作;
指令解码器,用于解码所述程序指令序列,以生成控制信号来控制所述处理电路执行所述处理操作;其中,
所述指令解码器包括用于解码分支未来指令的分支未来指令解码电路,所述分支未来指令具有与分支目标地址相关联的可编程参数以及指示在所述程序指令序列内的所述分支未来指令之后的预定指令的另一可编程分支点数据参数;以及
所述处理电路包括由所述分支未来指令解码电路控制的分支控制电路,并且响应于所述分支点数据,当所述程序指令序列的处理到达所述预定指令时,触发从对应于所述分支目标地址的分支目标指令开始到程序指令的处理的分支。
在至少一些实施例中,本公开提供了用于处理数据的装置,包括:
处理装置,用于执行由程序指令序列指定的处理操作;
指令解码器装置,响应所述程序指令序列,以生成控制信号来控制所述处理装置执行所述处理操作;其中,
所述指令解码器装置包括分支未来指令解码装置,用于解码分支未来指令,所述分支未来指令具有分别与分支目标地址和指示在所述程序指令序列内的所述分支未来指令之后的预定指令的分支点数据相关联的可编程参数;以及
所述处理装置包括由所述分支未来指令解码装置控制的分支控制装置,并且响应于所述分支点数据,当所述程序指令序列的处理到达所述预定指令时,触发从对应于所述分支目标地址的分支目标指令开始到程序指令的处理的分支。
在至少一些实施例中,本公开提供了一种处理数据的方法,包括:
执行由程序指令序列指定的处理操作;
解码所述程序指令序列以生成控制信号来控制所述处理操作的所述执行;其中
所述解码包括解码分支未来指令,所述分支未来指令具有分别与分支目标地址和指示在所述程序指令序列内的所述分支未来指令之后的预定指令的分支点数据相关联的可编程参数;以及
当所述程序指令序列的处理到达所述预定指令时,触发从对应于所述分支目标地址的分支目标指令开始到程序指令的处理的分支。
附图说明
示例的实施例现将参考附图以通过仅示例的方式描述,其中:
图1示意地示出数据处理装置;
图2A示意地示出分支未来指令;
图2B示意地示出包括分支未来指令的程序指令序列;
图2C示意地示出具有指示预定指令的可编程参数的不同实施方式的多个分支未来指令;
图2D示意地示出具有可编程分支目标地址的不同实施方式的多个分支未来指令;
图3A示意地示出包括通过处理管线进行的分支未来指令的程序指令序列;
图3B示意地示出包括分支未来指令的指令序列的程序流;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780017738.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于加法和边界检查的组合指令
- 下一篇:复数乘法指令