[发明专利]用于在使用通用极化码时进行速率匹配的系统和方法在审
申请号: | 201780035336.3 | 申请日: | 2017-06-06 |
公开(公告)号: | CN109314600A | 公开(公告)日: | 2019-02-05 |
发明(设计)人: | 张然;史无限;承楠;葛屹群 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 深圳市深佳知识产权代理事务所(普通合伙) 44285 | 代理人: | 王仲凯 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 极化 进制 码元 速率匹配 打孔 编码器 码字 通用 字母表 发射器 打孔模式 对码 减小 | ||
1.一种在发射器处执行的方法,包括:
在极化编码器处接收多个比特,所述多个比特表示多个q进制码元,其中q2;
使用所述极化编码器对所述多个比特进行编码以生成具有由比特表示的q进制码元的码字;
根据打孔模式对所述码字打孔以获得具有减小的比特长度的经打孔的码字,
其中,对所述多个比特进行编码包括:
根据信息序列将所述多个q进制码元映射到输入矢量的位置中的一部分位置;
将所述输入矢量的剩余位置设定为解码器已知的冻结值;以及
在所述极化编码器中对所述输入矢量进行编码,以及
其中,所述方法还包括通过下述来获得所述信息序列:
获得与下述中的至少之一对应的值:用于发射所述多个比特的编码速率R,以及所述经打孔的码字的长度M;
确定所述值落入哪个值范围内;
获得与所述值落入的范围对应的信息序列。
2.根据权利要求1所述的方法,其中,对所述多个比特进行编码包括:
使用至少一个极化编码器内核对所述多个比特进行编码以生成所述码字,该编码包括:
在所述极化编码器内核处接收由比特表示的一组输入q进制码元;以及
根据所述极化编码器内核的种子矩阵对所述一组输入q进制码元进行变换以产生由比特表示的一组输出q进制码元。
3.根据权利要求1所述的方法,还包括基于所述信息序列来生成所述打孔模式。
4.根据权利要求1所述的方法,还包括基于所述打孔模式来生成所述信息序列。
5.根据权利要求1所述的方法,还包括共同生成所述信息序列和所述打孔模式二者。
6.根据权利要求1所述的方法,其中,获得与所述值落入的范围对应的信息序列包括:从存储器中检索与所述范围对应的所存储的信息序列。
7.根据权利要求1或6所述的方法,其中,与所述范围对应的信息序列是基于所述范围中的代表值而确定的信息序列。
8.根据权利要求1或6所述的方法,其中,所述码字的比特长度为Nb,其中,所述经打孔的码字的比特长度为M,并且其中,所述打孔模式用于对所述码字的前(Nb-M)比特打孔。
9.根据权利要求1至6中任一项所述的方法,其中,根据打孔模式对所述码字打孔包括缩短所述码字。
10.一种发射器,包括:
极化编码器,所述极化编码器用于接收多个比特,所述多个比特表示多个q进制码元,其中q2,并且所述极化编码器用于对所述多个比特进行编码以生成具有由比特表示的q进制码元的码字;
打孔器,所述打孔器用于根据打孔模式对所述码字打孔以获得具有减小的比特长度的经打孔的码字,
其中,所述极化编码器用于通过下述来对所述多个比特进行编码:
根据信息序列将所述多个q进制码元映射到输入矢量的位置中的一部分位置;
将所述输入矢量的剩余位置设定为解码器已知的冻结值;以及
对所述输入矢量进行编码,以及
其中,所述发射器用于通过下述来获得所述信息序列:
获得与下述中的至少之一对应的值:用于发射所述多个比特的编码速率R,以及所述经打孔的码字的长度M;
确定所述值落入哪个值范围内;以及
获得与所述值落入的范围对应的信息序列。
11.根据权利要求10所述的发射器,其中,所述极化编码器用于使用至少一个极化编码器内核对所述多个比特进行编码以生成所述码字,并且其中,所述极化编码器用于通过下述来对所述多个比特进行编码:
在所述极化编码器内核处接收由比特表示的一组输入q进制码元;以及
根据所述极化编码器内核的种子矩阵对所述一组输入q进制码元进行变换以产生由比特表示的一组输出q进制码元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780035336.3/1.html,转载请声明来源钻瓜专利网。