[发明专利]用于累积式求和的系统、装置和方法在审
申请号: | 201780037388.4 | 申请日: | 2017-06-14 |
公开(公告)号: | CN109328334A | 公开(公告)日: | 2019-02-12 |
发明(设计)人: | W·M·布朗;E·乌尔德-阿迈德-瓦尔 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 李炜;黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据元素位置 操作数 紧缩 指令 数据源 字段 存储 方法和装置 方法描述 结果存储 源操作数 操作码 累积式 求和 加法 相加 | ||
1.一种设备,包括:
解码器装置,用于对指令解码,其中,所述指令至少包括操作码、用于紧缩数据源操作数的字段、和用于紧缩数据目的地操作数的字段;以及
执行装置,用于执行经解码的指令,以便对于源操作数的每个数据元素位置,将存储在所述紧缩数据源操作数的在先数据元素位置中的所有值与存储在那个数据元素位置中的值相加,并将加法的结果存储到所述紧缩数据目的地操作数的对应的数据元素位置中。
2.如权利要求1所述的设备,其中,源操作数是紧缩数据寄存器,并且目的地操作数是紧缩数据寄存器。
3.如权利要求2所述的设备,其中,单个紧缩数据寄存器用于源操作数和目的地操作数。
4.如权利要求1-3中的任一项所述的设备,其中,源操作数的数据元素按低位优先格式存储。
5.如权利要求1-3中的任一项所述的设备,其中,源操作数的数据元素按高位优先格式存储。
6.如权利要求1-5中的任一项所述的设备,其中,所述指令包括用于写掩码操作数的字段。
7.如权利要求7所述的设备,其中,所述执行装置用于基于所述写掩码操作数的值来存储加法的结果。
8.一种方法,包括:
对指令解码,其中,所述指令至少包括操作码、用于紧缩数据源操作数的字段、和用于紧缩数据目的地操作数的字段;以及
执行经解码的指令,以便对于源操作数的每个数据元素位置,将存储在所述紧缩数据源操作数的在先数据元素位置中的所有值与存储在那个数据元素位置中的值相加,并将加法的结果存储到所述紧缩数据目的地操作数的对应的数据元素位置中。
9.如权利要求8所述的方法,其中,源操作数是紧缩数据寄存器,并且目的地操作数是紧缩数据寄存器。
10.如权利要求9所述的方法,其中,单个紧缩数据寄存器用于源操作数和目的地操作数。
11.如权利要求8-10中的任一项所述的方法,其中,源操作数的数据元素按低位优先格式存储。
12.如权利要求8-10中的任一项所述的方法,其中,源操作数的数据元素按高位优先格式存储。
13.如权利要求8-12中的任一项所述的方法,其中,所述指令包括用于写掩码操作数的字段。
14.如权利要求13所述的方法,其中,所述存储步骤基于所述写掩码操作数的值。
15.一种非暂态机器可读介质,存储有指令,所述指令当被执行时使处理器执行方法,所述方法包括:
对指令解码,其中,所述指令至少包括操作码、用于紧缩数据源操作数的字段、和用于紧缩数据目的地操作数的字段;以及
执行经解码的指令,以便对于源操作数的每个数据元素位置,将存储在所述紧缩数据源操作数的在先数据元素位置中的所有值与存储在那个数据元素位置中的值相加,并将加法的结果存储到所述紧缩数据目的地操作数的对应的数据元素位置中。
16.如权利要求15所述的非暂态机器可读介质,其中,源操作数是紧缩数据寄存器,并且目的地操作数是紧缩数据寄存器。
17.如权利要求16所述的非暂态机器可读介质,其中,单个紧缩数据寄存器用于源操作数和目的地操作数。
18.如权利要求15所述的非暂态机器可读介质,其中,源操作数的数据元素按低位优先格式存储。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780037388.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于累积式乘积的系统、装置和方法
- 下一篇:智能配置发现技术