[发明专利]驱动电路以及使用该驱动电路的功率模块有效
申请号: | 201780038635.2 | 申请日: | 2017-06-21 |
公开(公告)号: | CN109417386B | 公开(公告)日: | 2022-10-04 |
发明(设计)人: | 堀口刚司 | 申请(专利权)人: | 三菱电机株式会社 |
主分类号: | H03K17/16 | 分类号: | H03K17/16;H03K17/687 |
代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 李鹏宇 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 驱动 电路 以及 使用 功率 模块 | ||
驱动电路响应控制信号(CNT1)的接通指令使NPN晶体管(5)和晶体管(9)接通而对功率晶体管(51)的栅极供给正电流,在经过规定时间之后使晶体管(9)断开而使栅极驱动力降低。驱动电路响应控制信号(CNT1)的断开指令使PNP晶体管(6)和晶体管(10)接通而对功率晶体管(51)的栅极供给负电流,在经过规定时间之后使晶体管(10)断开而使栅极驱动力降低。
技术领域
本发明涉及驱动电路以及使用该驱动电路的功率模块,尤其涉及驱动功率晶体管的驱动电路以及使用该驱动电路的功率模块。
背景技术
专利文献1公开了驱动功率晶体管的驱动电路,尤其是有关降低干扰的驱动电路。该驱动电路在使功率晶体管接通时,对当经由栅极电阻对功率晶体管的栅极施加电压时流入功率晶体管的栅极端子的电流进行检测,根据该检测值从上升转成下降的情况,使栅极电阻的电阻值增大。由此,使得功率晶体管的开关速度降低而抑制干扰的发生。
在先技术文献
专利文献
专利文献1:日本特开2008-022451号公报
发明内容
发明所要解决的课题
但是,在专利文献1中,需要以高精度检测在栅极电流从上升转成下降的定时,而由于栅极电流的检测精度,使栅极电阻的电阻值增大的定时有可能不会变成所期望的定时,会发生干扰。
因而,本发明的主要目的在于提供能够容易抑制干扰的发生的驱动电路以及使用该驱动电路的功率模块。
用于解决课题的方案
本发明所涉及的驱动电路是响应控制信号来驱动功率晶体管的驱动电路,其中,所述驱动电路具备控制电路,该控制电路根据从控制信号的接通指令起经过了预先确定的第1时间的情况,使驱动电路的栅极驱动力降低。
发明的效果
对于本发明所涉及的驱动电路,根据从控制信号的接通指令起经过了预先确定的第1时间的情况,使栅极驱动力降低。因此,能够容易使功率晶体管的开关速度降低,能容易抑制干扰的发生。
附图说明
图1是示出根据本发明的实施方式1的驱动电路的构成的电路框图。
图2是示出图1所示的控制电路1~3的动作的波形图。
图3是示出图1所示的驱动电路的动作的波形图。
图4是示出图1所示的驱动电路的动作的其他波形图。
图5是示出实施方式1的变更例的电路框图。
图6是示出根据本发明的实施方式2的驱动电路的构成的电路框图。
图7是示出实施方式2的变更例的电路框图。
图8是示出根据本发明的实施方式3的驱动电路的构成的电路框图。
图9是示出图8所示的功率晶体管的栅极电荷量与栅极-源极间电压的关系的图。
图10是示出根据本发明的实施方式4的驱动电路的构成的电路框图。
图11是示出根据本发明的实施方式5的驱动电路的构成的电路框图。
图12是示出根据本发明的实施方式6的驱动电路的构成的电路框图。
具体实施方式
实施方式1.
图1是示出根据本发明的实施方式1的驱动电路的构成的电路框图。在图1中,该驱动电路是驱动功率晶体管51的电路,具备控制电路1~3、NPN晶体管5、PNP晶体管6、接通栅极电阻7、断开栅极电阻8、P沟道MOS晶体管9以及N沟道MOS晶体管10。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三菱电机株式会社,未经三菱电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780038635.2/2.html,转载请声明来源钻瓜专利网。