[发明专利]电压箝位电路在审
申请号: | 201780069230.5 | 申请日: | 2017-12-04 |
公开(公告)号: | CN109923493A | 公开(公告)日: | 2019-06-21 |
发明(设计)人: | 谢田灵 | 申请(专利权)人: | 德州仪器公司 |
主分类号: | G05F1/618 | 分类号: | G05F1/618;H03M1/12 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 林斯凯 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电压箝位电路 比较器环路 输入电压 箝位电压 比较器 晶体管网络 电路 输入节点 电压轨 互连 配置 激活 响应 | ||
1.一种电压箝位电路,其包括:
比较器环路电路,其包括:
比较器,其经配置以将在输入节点处提供的输入电压与箝位电压进行比较;及
晶体管网络,其将电压轨与所述输入节点互连,所述比较器经配置以响应于所述输入电压超过所述对应箝位电压而激活所述晶体管网络以将所述输入电压设定为大约等于所述箝位电压。
2.根据权利要求1所述的电路,其中至少一个比较器中的每一者被配置成晶体管的自偏置共栅极布置。
3.根据权利要求1所述的电路,其中所述比较器包括:
第一对晶体管,其包括与所述比较器的输出对应的共同耦合的控制端子,其中所述第一对晶体管中的一者包括耦合到所述输入节点的端子且所述第一对晶体管中的另一者包括耦合到所述箝位电压的端子;及
第二对晶体管,其被布置成由静态电流源控制的电流镜,其中所述第二对晶体管中的每一者包括耦合到所述电压轨的第一端子及耦合到所述第一对晶体管中的每一者的第二相应端子的第二端子。
4.根据权利要求1所述的电路,其中所述晶体管网络包括:
第一晶体管,其由所述比较器的输出激活;
第二晶体管,其将所述输入节点与所述电压轨互连且由所述第一晶体管控制。
5.根据权利要求4所述的电路,其中所述晶体管网络包括耦合到所述电压轨及所述第一晶体管的第三晶体管,所述第三晶体管经由第一偏置电压而被控制以与所述第一晶体管协作来控制所述第二晶体管。
6.根据权利要求1所述的电路,其中所述箝位电压为可编程的,且其中所述比较器环路电路经配置以响应于所述输入电压超过所述箝位电压而将所述输入节点耦合到所述电压轨以将所述输入电压设定为大约等于所述箝位电压。
7.根据权利要求1所述的电路,其进一步包括耦合于所述电压轨与所述比较器环路电路之间的电压产生器,所述电压产生器经配置以产生所述箝位电压,其中所述比较器环路电路经配置以基于所述比较器检测到所述输入电压超过所述箝位电压而将所述输入节点耦合到所述电压产生器的所述箝位电压以将所述输入电压设定为大约等于所述箝位电压。
8.根据权利要求1所述的电路,其中所述箝位电压包括低箝位电压及高箝位电压,其中所述比较器环路电路包括:
第一比较器环路电路,其包括:
第一比较器,其经配置以将所述输入电压与所述低箝位电压进行比较且响应于所述输入电压降低到小于所述低箝位电压而断言所述第一比较器的输出;及
第一晶体管网络,其将所述输入节点与高电压轨互连,所述第一比较器经配置以响应于所述输入电压降低到小于所述低箝位电压而激活所述第一晶体管网络以将所述输入电压设定为大约等于所述低箝位电压;以及
第二比较器环路电路,其包括:
第二比较器,其经配置以将所述输入电压与所述高箝位电压进行比较且响应于所述输入电压增加到大于所述高箝位电压而断言所述第二比较器的输出;及
第二晶体管网络,其将所述输入节点与低电压轨互连,所述第一比较器经配置以响应于所述输入电压增加到大于所述高箝位电压而激活所述第一晶体管网络以将所述输入电压设定为大约等于所述高箝位电压。
9.一种包括根据权利要求1所述的电压箝位电路的模/数转换器ADC系统,所述ADC系统进一步包括:
输入电阻器,其连接于模拟电压输入与所述输入节点之间,基于在所述模拟电压输入处提供的模拟电压而在所述输入节点处产生所述输入电压;及
ADC,其耦合到所述输入节点且经配置以基于所述输入电压而产生数字信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德州仪器公司,未经德州仪器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780069230.5/1.html,转载请声明来源钻瓜专利网。