[发明专利]数据处理系统和方法有效
申请号: | 201780073300.4 | 申请日: | 2017-11-20 |
公开(公告)号: | CN110023915B | 公开(公告)日: | 2023-03-07 |
发明(设计)人: | 乔纳森·柯蒂斯·比尔德 | 申请(专利权)人: | ARM有限公司 |
主分类号: | G06F12/02 | 分类号: | G06F12/02 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 林强 |
地址: | 英国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据处理系统 方法 | ||
1.一种数据处理系统,包括:
数据重排引擎;以及
提供多个存储区域的一个或多个存储设备,
其中,所述数据重排引擎包括:
接口,该接口可操作来从一个或多个主机处理单元接收命令;
处理器,该处理器响应于经由所述接口从所述一个或多个主机处理单元中的至少第一主机处理单元接收的命令而被配置用于:
响应于来自所述第一主机处理单元的“重新排列”命令:
根据所述“重新排列”命令初始化元数据存储区域,所述元数据存储区域位于包含用户数据存储区域和所述元数据存储区域的目的地存储区域中;以及
根据前向地址转换函数,将数据从所述多个存储区域的源存储区域中的非连续存储器地址复制到所述目的地存储区域的所述用户数据存储区域中的连续存储器地址,
其中,所述用户数据存储区域至少能够由所述第一主机处理单元访问。
2.如权利要求1所述的数据处理系统,其中,所述处理器还被配置用于:
响应于来自所述第一主机处理单元的“分配”命令:
在所述多个存储区域的存储区域中分配包含所述用户数据存储区域和所述元数据存储区域的所述目的地存储区域。
3.如权利要求2所述的数据处理系统,其中,所述处理器还被配置用于:
响应于来自所述第一主机处理单元的“解放”命令,解除分配所述目的地存储区域。
4.如权利要求1-3中任一项所述的数据处理系统,其中,所述接口还可操作来向所述一个或多个主机处理单元发送状态信号,并且其中,所述数据重排引擎的处理器被配置为当数据的复制完成时向所述第一主机处理单元发送状态信号。
5.如权利要求1-3中任一项所述的数据处理系统,其中,根据所述“重新排列”命令初始化所述元数据存储区域还包括所述处理器:
存储要复制的数据的长度;
存储重新排列类型;
存储指向所述前向地址转换函数的指针或用于所述前向地址转换函数的指令;并且
存储回写减少过滤器的状态的初始值。
6.如权利要求1-3中任一项所述的数据处理系统,其中,所述数据重排引擎的处理器还被配置用于,
响应于来自所述第一主机处理单元的“同步”命令,根据反向地址转换函数将数据从所述用户数据存储区域中的一个或多个连续存储器地址复制到所述源存储区域中的非连续存储器地址,并且
其中,根据所述“重新排列”命令初始化所述元数据存储区域包括:存储指向所述反向地址转换函数的指针或用于所述反向地址转换函数的指令。
7.如权利要求6所述的数据处理系统,其中,所述用户数据存储区域中的要复制到所述源存储区域的一个或多个连续存储器地址是参考回写减少过滤器来选择的。
8.如权利要求7所述的数据处理系统,其中,所述数据重排引擎的处理器被配置为根据写入到所述目的地存储区域的数据的地址来更新所述回写减少过滤器的状态。
9.如权利要求1-3、7、8中任一项所述的数据处理系统,其中,所述处理器还被配置用于:
响应于来自所述第一主机处理单元的所述“重新排列”命令,阻止所述一个或多个主机处理单元对所述源存储区域的写访问;并且
响应于来自所述第一主机处理单元的“释放”命令,解除阻止对所述源存储区域的写访问。
10.如权利要求1-3、7、8中任一项所述的数据处理系统,其中,所述处理器还被配置用于:
响应于来自所述第一主机处理单元的所述“重新排列”命令,阻止所述一个或多个主机处理单元对所述源存储区域的写访问;并且
当在所述用户数据存储区域中分配的所有存储器已被解除分配时,解除阻止对所述源存储区域的写访问。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780073300.4/1.html,转载请声明来源钻瓜专利网。