[发明专利]摄像元件、摄像元件的控制方法、摄像装置和电子设备有效
申请号: | 201780079099.0 | 申请日: | 2017-12-14 |
公开(公告)号: | CN110100431B | 公开(公告)日: | 2022-01-14 |
发明(设计)人: | 久松康秋;高木和贵 | 申请(专利权)人: | 索尼半导体解决方案公司 |
主分类号: | H04N5/378 | 分类号: | H04N5/378;H03M1/56 |
代理公司: | 北京信慧永光知识产权代理有限责任公司 11290 | 代理人: | 姚鹏;曹正建 |
地址: | 日本神*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 摄像 元件 控制 方法 装置 电子设备 | ||
1.一种摄像元件,其包括:
摄像单元,包括多个像素并且拍摄图像;
格雷码锁存器,锁存与所述像素的像素信号对应的格雷码;
转换单元,将锁存在所述格雷码锁存器中的所述格雷码转换成二进制代码;
临时锁存器,暂时锁存预定的二进制代码;和
计算单元,计算由所述转换单元从所述格雷码转换的所述二进制代码与锁存在所述临时锁存器中的所述预定的二进制代码之间的差,
其中,在所述转换单元将所述格雷码转换成所述二进制代码之后,所述计算单元连续地计算由所述转换单元转换的相同位的二进制代码与锁存在所述临时锁存器中的所述预定的二进制代码之间的差,其中,所述转换单元的所述转换与所述计算单元的所述计算被连续地执行。
2.根据权利要求1所述的摄像元件,其中,
所述转换单元首先计算最低有效位的所述二进制代码,并且使用所述最低有效位的二进制代码将高位的所述格雷码依次转换为所述二进制代码。
3.根据权利要求2所述的摄像元件,其中,
所述转换单元计算锁存在所述格雷码锁存器中的所有位的异或作为所述最低有效位的所述格雷码。
4.根据权利要求1至3中任一项所述的摄像元件,其中,
所述转换单元将锁存在所述格雷码锁存器中的所述格雷码以多个位为单位转换为所述二进制代码,
在所述转换单元将所述格雷码转换成所述二进制代码之后,所述计算单元连续地以所述多个位为单位计算由所述转换单元转换的相同位的所述二进制代码与锁存在所述临时锁存器中的所述预定的二进制代码之间的差。
5.根据权利要求1至3中任一项所述的摄像元件,其中,
所述临时锁存器将所有位是0的二进制代码锁存为所述预定的二进制代码,并且
所述计算单元计算由P相像素信号的所述格雷码转换的所述二进制代码和所有位是0且锁存在所述临时锁存器中的所述二进制代码之间的差形成的二进制代码作为所述P相像素信号的二进制代码,并且将计算出的所述二进制代码锁存到所述临时锁存器中,其中,所述P相像素信号是在所述像素被初始化的状态下的所述像素信号。
6.根据权利要求5所述的摄像元件,其中,
所述计算单元将从D相像素信号的所述格雷码转换的所述二进制代码和锁存在所述临时锁存器中的所述P相像素信号的所述二进制代码之间的差输出作为经过相关双采样的像素信号的二进制代码,其中,所述D相像素信号是与被所述像素接收的光的光量相对应的所述像素信号。
7.根据权利要求1至3中任一项所述的摄像元件,其中,
所述转换单元将锁存在所述格雷码锁存器中的所述格雷码的补码转换为二进制代码,并且
所述计算单元计算作为所述转换单元的转换结果的所述二进制代码与锁存在所述临时锁存器中的所述预定的二进制代码之间的差,并且输出所述差的补码。
8.根据权利要求1至3中任一项所述的摄像元件,还包括:
格雷码计数器,依次生成所述格雷码,
其中,所述格雷码计数器包括:
低位格雷码生成单元,基于时钟信号生成预定位数的格雷码之中的低于预定位的格雷码;
高位格雷码生成单元,基于所述时钟信号生成所述预定位数的格雷码之中的高于所述预定位的格雷码;和
分频时钟信号生成单元,基于所述低位格雷码生成通过将所述时钟信号的频率以预定数字分频而获得的分频时钟信号,并且
所述高位格雷码生成单元基于所述分频时钟信号生成所述预定位数的格雷码之中的高于所述预定位的格雷码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼半导体解决方案公司,未经索尼半导体解决方案公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780079099.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:实现超低噪声的延伸动态范围CIS像素
- 下一篇:投影系统、投影设备、及底座