[发明专利]具有可选频率和占空比的分频器有效
申请号: | 201780080557.2 | 申请日: | 2017-09-26 |
公开(公告)号: | CN110114753B | 公开(公告)日: | 2023-06-30 |
发明(设计)人: | 理查德·盖斯 | 申请(专利权)人: | 集成装置技术公司 |
主分类号: | G06F7/68 | 分类号: | G06F7/68;H03K21/00;H03K23/00;H03L7/085 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 倪斌 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 可选 频率 分频器 | ||
1.一种分频器系统,包括:
分离除数分频器模块,接收时钟信号,并基于第一除数和第二除数生成输出信号,所述时钟信号和所述输出信号各自具有由相应频率和脉冲宽度表征的矩形波形;
其中:
所述输出信号的频率是所述时钟信号的频率的可选的整数分之一,基于所述第一除数和所述第二除数之和选择所述输出信号的频率;
所述输出信号的脉冲宽度是所述时钟信号的可选的整数个时钟周期,基于所述第一除数和所述第二除数中的至少一个来选择所述输出信号的脉冲宽度,以及
所述分离除数分频器模块包括:
选择器模块,被配置为基于控制输入在所述第一除数和所述第二除数之间进行选择,所述控制输入耦接到所述分离除数分频器模块的输出信号;
整数分频器,被配置为每N2个时钟周期生成脉冲,其中N2被设置为由所述选择器模块选择的所述第一除数和所述第二除数中的一个;以及
切换模块,被配置为在由所述整数分频器生成的脉冲的每个由低到高或由高到低的转变处切换所述输出信号。
2.根据权利要求1所述的分频器系统,其中,所述输出信号的频率是所述时钟信号的频率的1/N倍,其中N是所述第一除数和所述第二除数之和。
3.根据权利要求1所述的分频器系统,其中,所述输出信号的脉冲宽度是N0或N1个时钟周期,其中N0和N1分别是所述第一除数和所述第二除数。
4.根据权利要求1所述的分频器系统,其中,所述选择器模块包括多路复用器。
5.根据权利要求1所述的分频器系统,其中,所述切换模块包PA191744A
括触发器。
6.根据权利要求1所述的分频器系统,还包括分数脉冲宽度调节器模块,所述分数脉冲宽度调节器模块基于调节器控制信号以时钟周期的一部分来调节所述输出信号的脉冲宽度。
7.根据权利要求6所述的分频器系统,其中,所述分数脉冲宽度调节器模块将所述输出信号的脉冲宽度延长或缩短半个时钟周期。
8.根据权利要求7所述的分频器系统,其中,所述调节器控制信号是布尔启用/禁用信号,所述布尔启用/禁用信号在所述第一除数和所述第二除数之和为奇数时为高,且在所述第一除数和所述第二除数之和为偶数时为低。
9.根据权利要求7所述的分频器系统,其中,所述分数脉冲宽度调节器模块包括:
触发器电路,在时钟输入节点处接收所述时钟信号的反相版本,以及在D输入节点处接收所述分离除数分频器模块的输出信号;以及
布尔逻辑门,基于所述分离除数分频器模块的输出信号和所述触发器电路的第二输出信号执行逻辑运算。
10.根据权利要求9所述的分频器系统,其中,所述逻辑运算选自由以下各项构成的组:“与”、“或”、“与非”和“或非”。
11.根据权利要求1所述的分频器系统,还包括高频旁路模块,所述高频旁路模块绕过所述分频器系统的一个或多个部分,以将所述输出信号的频率增加为高于所述分离除数分频器的最大频率。
12.根据权利要求11所述的分频器系统,其中,所述分离除数分频器的最大频率是所述时钟信号的频率的1/4倍。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于集成装置技术公司,未经集成装置技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780080557.2/1.html,转载请声明来源钻瓜专利网。