[发明专利]一种栅极驱动电路及液晶显示器有效
申请号: | 201810006413.9 | 申请日: | 2018-01-04 |
公开(公告)号: | CN107919100B | 公开(公告)日: | 2020-10-13 |
发明(设计)人: | 徐向阳 | 申请(专利权)人: | 深圳市华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 黄威 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 栅极 驱动 电路 液晶显示器 | ||
1.一种栅极驱动电路,用于液晶显示器,其特征在于,所述栅极驱动电路包括级联的n级GOA单元,每一级GOA单元包括:
时钟信号源,用于提供本级的时钟信号,所述时钟信号包括第一高电平及第一低电平;
恒压低电平源,用于提供第二低电平;
上拉控制模块,用于接收第一扫描信号或第二扫描信号,并根据所述第一扫描信号或所述第二扫描信号的控制生成本级的扫描电平信号;
上拉模块,用于根据所述本级的扫描电平信号以及所述本级的时钟信号拉升本级的扫描信号;
下拉模块,用于根据第三扫描信号或第四扫描信号,将恒压低电平源所提供的所述第二低电平输出至所述本级的扫描信号的输出端;
下拉维持模块,用于维持所述本级的扫描电平信号及所述本级的扫描信号的低电平;
自举电容,用于生成所述本级的扫描电平信号的高电平;以及
第一模块,用于输出所述第一扫描信号和所述第二扫描信号;
第二模块,用于输出所述第三扫描信号和所述第四扫描信号;
所述上拉控制模块的输入端与所述第一模块、所述上拉模块、所述下拉模块、所述下拉维持模块及所述自举电容电性连接;所述恒压低电平源与所述下拉维持模块及所述下拉模块电性连接;所述时钟信号源与所述上拉模块电性连接;所述第二模块与所述下拉模块电性连接;
其中,所述第一模块包括第七十一薄膜晶体管和第七十二薄膜晶体管,所述第七十一薄膜晶体管的栅极输入低频帧信号,所述第七十二薄膜晶体管的栅极输入高频帧信号;
所述第二模块包括第八十一薄膜晶体管和第八十二薄膜晶体管,所述第八十一薄膜晶体管的栅极输入低频帧信号,所述第八十二薄膜晶体管的栅极输入高频帧信号。
2.根据权利要求1所述的栅极驱动电路,其特征在于,当所述液晶显示器处于高帧频画面工作时,所述栅极驱动电路设有8个时钟信号,相邻两组GOA单元输出的波形相同,共用扫描时序信号;
所述第一模块的输出端输出所述第二扫描信号,所述上拉控制模块用于接收作为第二扫描信号的第n-4级扫描信号,并受作为第一级传信号的第n-4级级传信号的控制,所述下拉模块用于根据作为第四扫描信号的第n+4级扫描信号,将恒压低电平源所提供的第二低电平输出至所述本级的扫描信号的输出端。
3.根据权利要求1所述的栅极驱动电路,其特征在于,所述上拉模块包括第二十一薄膜晶体管,所述二十一薄膜晶体管的栅极电性连接至所述上拉控制模块的输出端,漏极电性连接至所述时钟信号源,源极电性连接至所述本级的扫描信号的输出端。
4.根据权利要求1所述的栅极驱动电路,其特征在于,所述下拉模块包括第三十一薄膜晶体管和第四十一薄膜晶体管;
所述第三十一薄膜晶体管的栅极电性连接至第三扫描信号或第四扫描信号的输出端,源极电性连接至所述恒压低电平源,漏极电性连接至所述本级的扫描信号的输出端;
所述第四十一薄膜晶体管的栅极电性连接至第三扫描信号或第四扫描信号的输出端,源极电性连接至所述恒压低电平源,漏极电性连接至所述上拉控制模块的输出端。
5.根据权利要求1所述的栅极驱动电路,其特征在于,所述上拉控制模块包括第十一薄膜晶体管,所述第十一薄膜晶体管的栅极电性连接至第一级传信号的输入端,源极电性连接至所述上拉控制模块的输出端,漏极电性连接至第一扫描信号的输入端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810006413.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种丝网印刷涂布干燥装置
- 下一篇:一种高频振动脱水筛装置