[发明专利]存储装置、控制器电路以及记录再现方法有效
申请号: | 201810025393.X | 申请日: | 2018-01-11 |
公开(公告)号: | CN108305644B | 公开(公告)日: | 2020-03-06 |
发明(设计)人: | 原田康祐;山崎昭广;前东信宏 | 申请(专利权)人: | 株式会社东芝;东芝电子元件及存储装置株式会社 |
主分类号: | G11B5/596 | 分类号: | G11B5/596;G11B5/02 |
代理公司: | 北京市中咨律师事务所 11247 | 代理人: | 段承恩;万利军 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储 装置 控制器 电路 以及 记录 再现 方法 | ||
1.一种存储装置,具备:
控制器电路,具有第1变换电路和第2变换电路,所述第1变换电路在将M设为3以上的整数时,将数据变换成M值的符号,所述第2变换电路在将n设为2以上的整数时,将所述变换出的n个M值的符号的每一个变换成M级脉冲宽度的信号;以及
记录介质,记录所述变换出的n个M级脉冲宽度的信号,
所述控制器电路还具有均衡电路,所述均衡电路将从所述记录介质读出的信号均衡成所述n个M值的符号。
2.根据权利要求1所述的存储装置,
所述控制器电路还具有对数据进行编码的编码器,
所述第1变换电路将由所述编码器编码得到的数据变换成M值的符号。
3.根据权利要求2所述的存储装置,
所述控制器电路还具有解码器,该解码器根据由所述均衡电路得到的均衡结果,进行对从所述记录介质读出的信号的解码。
4.根据权利要求1所述的存储装置,
所述第2变换电路具有:
调制电路,根据所述变换出的n个M值的符号,生成与能够表现所述M级脉冲宽度的比特数对应的第1比特序列;以及
调整电路,变更所述第1比特序列的比特顺序,生成第2比特序列。
5.根据权利要求1所述的存储装置,
在所述第2变换电路中,输出的信号的频率高于所输入的信号的频率。
6.根据权利要求1所述的存储装置,
所述均衡电路包括低通滤波器,所述低通滤波器具有比从所述第2变换电路输出的信号的频率低并且与输入所述第2变换电路的M值的符号的频率对应的截止频率。
7.根据权利要求6所述的存储装置,
所述低通滤波器将从所述记录介质读出的信号的频率降频转换成M值的符号的频率。
8.根据权利要求1所述的存储装置,
还具备将信息记录于所述记录介质的头,
所述控制器电路还具有记录信号控制电路,所述记录信号控制电路根据应该由所述头记录的模式,控制所述变换出的n个M级脉冲宽度的信号的电平。
9.根据权利要求1所述的存储装置,
所述第2变换电路具有:
时钟生成电路,生成相对于基准时钟具有互不相同的相移的多个时钟;以及
信号生成电路,根据所述变换出的n个M值的符号的每一个的值,从所述多个时钟中选择1个以上的时钟,使用选择出的1个以上的时钟来生成所述M级脉冲宽度的信号。
10.根据权利要求9所述的存储装置,
还具备将信息记录于所述记录介质的头,
所述控制器电路还具有记录信号控制电路,所述记录信号控制电路根据应该由所述头记录的模式,控制所述变换出的n个M级脉冲宽度的信号的电平。
11.一种控制器电路,具备:
第1变换电路,在将M设为3以上的整数时,将数据变换成M值的符号;
第2变换电路,在将n设为2以上的整数时,将所述变换出的n个M值的符号的每一个变换成M级脉冲宽度的信号并输出;以及
均衡电路,将所输入的信号均衡成所述n个M值的符号。
12.根据权利要求11所述的控制器电路,
还具备对数据进行编码的编码器,
所述第1变换电路将由所述编码器编码得到的数据变换成M值的符号。
13.根据权利要求12所述的控制器电路,
还具备解码器,所述解码器根据由所述均衡电路得到的均衡结果,进行对所述所输入的信号的解码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝;东芝电子元件及存储装置株式会社,未经株式会社东芝;东芝电子元件及存储装置株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810025393.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:情感信息的确定方法和装置
- 下一篇:磁记录介质和磁存储装置