[发明专利]电子设备和电子系统有效
申请号: | 201810053127.8 | 申请日: | 2018-01-19 |
公开(公告)号: | CN108363672B | 公开(公告)日: | 2021-04-09 |
发明(设计)人: | 朱承军;W·J·普里斯 | 申请(专利权)人: | 慧与发展有限责任合伙企业 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42;H01R13/02;H01R31/06 |
代理公司: | 北京市汉坤律师事务所 11602 | 代理人: | 王其文;吴丽丽 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电子设备 电子 系统 | ||
1.一种电子设备,包括:
高速外围设备互连PCIe接头,所述高速外围设备互连接头包括设置成行的多个通道端口,
其中,所述行中的第一半行中的通道端口的物理通道数从所述行的第一端朝着所述行的中间以升序或降序固定,
所述行中的第二半行中的通道端口的物理通道数从所述行的中间朝着所述行的第二端以降序或升序固定,
其中,当所述第一半行的顺序是降序时,所述第二半行的顺序是升序,并且
其中,当所述第一半行的顺序是升序时,所述第二半行的顺序是降序。
2.根据权利要求1所述的电子设备,
其中,所述通道端口被设置成使得:下半部分的所述物理通道数在所述第一半行中以升序设置,并且上半部分的所述物理通道数在所述第二半行中以降序设置。
3.根据权利要求1所述的电子设备,
其中,所述通道端口被设置成使得:下半部分的所述物理通道数在所述第一半行中以降序设置,并且上半部分的所述物理通道数在所述第二半行中以升序设置。
4.根据权利要求1所述的电子设备,
其中,所述通道端口被设置成使得:上半部分的所述物理通道数在所述第一半行中以降序设置,并且下半部分的所述物理通道数在所述第二半行中以升序设置。
5.根据权利要求1所述的电子设备,
其中,所述通道端口被设置成使得:上半部分的所述物理通道数在所述第一半行中以升序设置,并且下半部分的所述物理通道数在所述第二半行中以降序设置。
6.根据权利要求1所述的电子设备,
其中,存在八个通道端口,并且所述通道端口各自的物理通道数采用以下顺序之一:
0,1,2,3,7,6,5,4;
3,2,1,0,4,5,6,7;
7,6,5,4,0,1,2,3;和
4,5,6,7,3,2,1,0。
7.根据权利要求1所述的电子设备,
其中,存在十六个通道端口,并且所述通道端口各自的物理通道数采用以下顺序之一:
0,1,2,3,4,5,6,7,15,14,13,12,11,10,9,8;
7,6,5,4,3,2,1,0,8,9,10,11,12,13,14,15;
15,14,13,12,11,10,9,8,0,1,2,3,4,5,6,7;以及
8,9,10,11,12,13,14,15,7,6,5,4,3,2,1,0。
8.一种电子系统,包括:
电子设备,所述电子设备包括高速外围设备互连PCIe接头,所述高速外围设备互连接头包括设置成行以实现以下各项之一的多个通道端口:
所述行中的第一半行中的通道端口的物理通道数从所述行的第一端朝着所述行的中间呈升序,并且所述行中的第二半行中的通道端口的物理通道数从所述行的中间朝着所述行的第二端呈降序,以及
所述第一半行中的所述通道端口的物理通道数从所述行的第一端朝着所述行的中间呈降序,并且所述第二半行中的所述通道端口的物理通道数从所述行的中间朝着所述行的第二端呈升序。
9.根据权利要求8所述的电子系统,
其中,所述电子设备是NVMe设备外壳的通信模块。
10.根据权利要求9所述的电子系统,进一步包括:
主机,所述主机包括第二PCIe接头,所述第二PCIe接头包括多个第二通道端口,所述多个第二通道端口设置成第二行,以使得所述第二PCIe接头的物理通道数的顺序与所述PCIe接头的物理通道数的顺序相同,
其中,所述主机经由连接在所述PCIe接头与所述第二PCIe接头之间的两条电缆连接至所述NVMe设备外壳。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于慧与发展有限责任合伙企业,未经慧与发展有限责任合伙企业许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810053127.8/1.html,转载请声明来源钻瓜专利网。