[发明专利]存储装置及其操作方法有效
申请号: | 201810053471.7 | 申请日: | 2018-01-19 |
公开(公告)号: | CN109256165B | 公开(公告)日: | 2022-08-19 |
发明(设计)人: | 李南宰 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C16/12 | 分类号: | G11C16/12;G11C16/14;G11C16/30 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 李辉;刘久亮 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储 装置 及其 操作方法 | ||
1.一种存储装置,该存储装置包括:
多条源极线,所述多条源极线联接至存储块,其中,所述多条源极线彼此分离;
多个串,所述多个串包括竖直沟道层、选择晶体管和存储单元,其中,所述竖直沟道层竖直地形成在所述多条源极线上方,其中,所述存储单元沿着所述竖直沟道层堆叠,其中,所述选择晶体管形成在所述存储单元和所述多条源极线之间,并且其中,所述选择晶体管的栅极联接至选择线;
源极解码器,所述源极解码器被配置成选择性地向所述多条源极线当中的所选源极线或未选源极线施加电压,其中,所述源极解码器包括源极开关电路,并且所述源极开关电路的数量与所述多条源极线的数量对应,并且其中,每个所述源极开关电路响应于行地址而将从不同电压源供应的电压传输至源极线;以及
行解码器,所述行解码器被配置成选择性地将电压传输至与所述所选源极线对应的局部线,
其中,所述多条源极线彼此分离以允许所述源极开关电路将电压选择性地施加至所述多条源极线。
2.根据权利要求1所述的存储装置,其中,所述多个串联接在位线和所述多条源极线之间。
3.根据权利要求1所述的存储装置,其中,所述源极开关电路分别联接至所述多条源极线,并且每个源极开关电路响应于所述行地址而选择性地操作。
4.根据权利要求1所述的存储装置,其中,所述源极开关电路中的每一个响应于所述行地址而将从所述不同电压源供应的电压传输至所述源极线,或者中断所述电压的传输。
5.根据权利要求1所述的存储装置,其中,所述行解码器包括:
全局开关电路,所述全局开关电路被配置成响应于所述行地址将供应至全局线的电压传输至子全局线;以及
局部开关电路,所述局部开关电路被配置成共同地接收施加至所述子全局线的电压,并且将施加至所述子全局线的电压选择性地传输至与所述多条源极线对应的局部线。
6.根据权利要求5所述的存储装置,其中,所述全局开关电路中的每一个被配置成与多个存储块对应。
7.根据权利要求5所述的存储装置,其中,所述局部开关电路的数量等于所述多条源极线的数量。
8.根据权利要求5所述的存储装置,其中,所述局部开关电路中的每一个被配置成将施加至所述全局线的电压传输至与所述源极线对应的局部线,或者中断所述电压的传输。
9.一种存储装置,该存储装置包括:
存储块,所述存储块包括子存储块,其中,所述子存储块包括竖直沟道层、沿着竖直沟道层堆叠的存储单元和选择晶体管,其中,所述选择晶体管的栅极联接至选择线;
多条源极线,所述多条源极线联接至每个所述子存储块中的所述选择晶体管,其中,所述多条源极线彼此分离,其中,所述竖直沟道层和所述存储单元竖直地形成在所述多条源极线上方;
全局开关电路,所述全局开关电路被配置成将操作电压传输至子全局线;
局部开关电路,所述局部开关电路被配置成将施加至所述子全局线的操作电压传输至所述子存储块当中的所选子存储块的局部线,其中,联接至未选子存储块的局部线被浮置;以及
源极开关电路,所述源极开关电路被配置成将不同的电压传输至联接至所述所选子存储块和未选子存储块的所述多条源极线,
其中,子存储块的源极线与另一子存储块的另一源极线分离以允许所述源极开关电路选择性地将不同的电压通过相应的源极线施加至所述子存储块。
10.根据权利要求9所述的存储装置,该存储装置还包括:
全局线,所述全局线共同地联接至所述全局开关电路并且被配置成将所述操作电压供应至所述全局开关电路。
11.根据权利要求9所述的存储装置,其中,在所述全局开关电路当中:
选择的全局开关电路将从全局线传输的操作电压传输至所述局部开关电路;并且
未选全局开关电路允许所述全局线和所述局部开关电路彼此断开。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810053471.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:降低非易失性存储器单元中的编程干扰的方法
- 下一篇:闪存器的擦除方法及闪存器