[发明专利]运算放大器电路在审
申请号: | 201810076680.3 | 申请日: | 2018-01-26 |
公开(公告)号: | CN108964617A | 公开(公告)日: | 2018-12-07 |
发明(设计)人: | 卢志文;曾柏瑜;程智修;刘上逸;周志宪 | 申请(专利权)人: | 联咏科技股份有限公司 |
主分类号: | H03F1/30 | 分类号: | H03F1/30;H03F1/32;H03F3/45 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 徐协成 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 晶体管 控制端 耦接 电流源 差分输入级电路 运算放大器电路 第一端 负载级 电路 | ||
1.一种运算放大器电路,其特征在于,该运算放大器电路包括:
差分输入级电路,包括:
第一电流源;
第一晶体管,具有第一端、第二端、以及控制端用以接收第一输入信号;
第二晶体管,具有第一端、第二端、以及控制端用以接收第二输入信号;
第三晶体管,具有第一端耦接该第一晶体管的该第二端、第二端耦接该第一电流源、以及控制端耦接该第二晶体管的该控制端;以及
第四晶体管,具有第一端耦接该第二晶体管的该第二端、第二端耦接该第一电流源、以及控制端耦接该第一晶体管的该控制端;以及
负载级电路,耦接该第一晶体管的该第一端以及该第二晶体管的该第一端,该负载级电路用以在该运算放大器电路的输出端产生输出信号。
2.如权利要求1所述的运算放大器电路,其中该第一晶体管的尺寸等于该第二晶体管的尺寸,该第三晶体管的尺寸等于该第四晶体管的尺寸。
3.如权利要求1所述的运算放大器电路,其中该差分输入级电路还包括:
第一互补电流源;
第一互补晶体管,具有第一端、第二端、以及控制端用以接收该第一输入信号;
第二互补晶体管,具有第一端、第二端、以及控制端用以接收该第二输入信号;
第三互补晶体管,具有第一端耦接该第一互补晶体管的该第二端、第二端耦接该第一互补电流源、以及控制端耦接该第二互补晶体管的该控制端;以及
第四互补晶体管,具有第一端耦接该第二互补晶体管的该第二端、第二端耦接该第一互补电流源、以及控制端耦接该第一互补晶体管的该控制端;
其中该负载级电路耦接该第一互补晶体管的该第一端以及该第二互补晶体管的该第一端。
4.如权利要求3所述的运算放大器电路,其中该第一互补晶体管的尺寸等于该第二互补晶体管的尺寸,该第三互补晶体管的尺寸等于该第四互补晶体管的尺寸。
5.如权利要求3所述的运算放大器电路,其中该第一晶体管、该第二晶体管、该第三晶体管、及该第四晶体管是NMOS晶体管,该第一互补晶体管、该第二互补晶体管、该第三互补晶体管、及该第四互补晶体管是PMOS晶体管。
6.如权利要求1所述的运算放大器电路,其中该差分输入级电路还包括:
第二电流源;
第五晶体管,具有第一端耦接该第一晶体管的该第一端、第二端、以及控制端用以接收第三输入信号;
第六晶体管,具有第一端耦接该第二晶体管的该第一端、第二端、以及控制端用以接收第四输入信号;
第七晶体管,具有第一端耦接该第五晶体管的该第二端、第二端耦接该第二电流源、以及控制端耦接该第六晶体管的该控制端;以及
第八晶体管,具有第一端耦接该第六晶体管的该第二端、第二端耦接该第二电流源、以及控制端耦接该第五晶体管的该控制端。
7.如权利要求6所述的运算放大器电路,其中该运算放大器电路的该输出端耦接该第二晶体管的该控制端以及该第六晶体管的该控制端。
8.如权利要求7所述的运算放大器电路,其中该输出信号是该第一输入信号与该第三输入信号的内插结果。
9.如权利要求6所述的运算放大器电路,其中该第五晶体管的尺寸等于该第六晶体管的尺寸,该第七晶体管的尺寸等于该第八晶体管的尺寸。
10.如权利要求1所述的运算放大器电路,其中该运算放大器电路的该输出端耦接输出级电路,该输出级电路用以提供单端电压信号以驱动显示面板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810076680.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种电容检测信号处理电路降低噪声方法
- 下一篇:一种运算放大器校准方法