[发明专利]一种时钟同步电路、装置及其方法有效
申请号: | 201810096519.2 | 申请日: | 2018-01-31 |
公开(公告)号: | CN110098885B | 公开(公告)日: | 2020-12-18 |
发明(设计)人: | 邱文才;张辉;冯刚涛 | 申请(专利权)人: | 深圳市英特瑞半导体科技有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 深圳市六加知识产权代理有限公司 44372 | 代理人: | 曲卫涛 |
地址: | 518054 广东省深圳市南山区粤*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 时钟 同步 电路 装置 及其 方法 | ||
本发明涉及时钟同步技术领域,特别是涉及一种时钟同步电路、装置及其方法。其中,该时钟同步电路包括:振荡器组,包括多个振荡器,每个振荡器用于产生振荡信号;同步控制器,用于根据基准信号与每个振荡器的振荡信号之间的偏差以及每个振荡器的振荡特征,计算出每个振荡器的时钟调整量,以使每个振荡器根据时钟调整量调整振荡信号;时钟生成单元,用于响应于同步控制器的控制信号,根据每个振荡器调整后的振荡信号,生成时钟信号。因此,其能够根据每个振荡器的振荡特征调整时钟调整量,从而避免传统技术中振荡器只能够单一地根据时钟偏差调整振荡信号的输出而产生时钟信号的精度不高的问题。
技术领域
本发明涉及时钟同步技术领域,特别是涉及一种时钟同步电路、装置及其方法。
背景技术
时钟同步是通信网络的支撑技术之一,时钟同步的性能直接影响通信网络的性能和健壮性。通信网络的时钟通常采用Master-Slave同步方式,即主从式同步方式。主设备产生高精度的时钟信号作为时钟源,通过传输信道分发给从设备,从设备采用相应的时钟恢复技术提取源自主设备的时钟信号,以达到与主设备同步的目的。
发明人在实现本发明的过程中,发现传统技术至少存在以下问题:由于主设备中振荡器本身的可靠性比较低,振荡器产生振荡信号的精度不高,振荡器只能单一地根据时钟偏差调整振荡信号的输出,因此,主设备输出的时钟信号精度不高。
发明内容
本发明实施例一个目的旨在提供一种时钟同步电路、装置及其方法,其能够根据振荡器的振荡特征调整时钟调整量。
为解决上述技术问题,本发明实施例提供以下技术方案:
在第一方面,本发明实施例提供一种时钟同步电路,包括:
振荡器组,包括多个振荡器,每个所述振荡器用于产生振荡信号;
同步控制器,用于根据基准信号与每个所述振荡器的振荡信号之间的偏差以及每个所述振荡器的振荡特征,计算出每个所述振荡器的时钟调整量,以使每个所述振荡器根据所述时钟调整量调整振荡信号;
时钟生成单元,用于响应于所述同步控制器的控制信号,根据每个所述振荡器调整后的振荡信号,生成时钟信号。
可选地,所述同步控制器用于根据基准信号与每个所述振荡器的振荡信号之间的偏差以及每个所述振荡器的振荡特征,计算出每个所述振荡器的时钟调整量,包括:
所述同步控制器用于根据每个所述振荡器的振荡特征,确定每个所述振荡器的加权系数与滤波系数;
所述同步控制器用于根据每个所述振荡器对应的偏差、加权系数以及滤波系数,计算出每个所述振荡器的时钟调整量。
可选地,所述时钟生成单元用于响应于所述同步控制器的控制信号,根据每个所述振荡器调整后的振荡信号,生成时钟信号,包括:
所述同步控制器比较所述振荡器组中任意两个所述振荡器预设时长的偏差;
在所述同步控制器从所述振荡器组中确定到预设时长对应的最小偏差的振荡器时,向所述时钟生成单元发送控制信号;
所述时钟生成单元响应于所述控制信号,根据所述预设时长对应的最小偏差的振荡器的振荡信号,生成所述预设时长对应的时钟信号。
可选地,所述振荡特征包括准确度和/或稳定度。
可选地,所述振荡器组由3个或3个以上振荡器构成。
在第二方面,本发明实施例提供一种时钟同步装置,包括任一项所述的时钟同步电路。
在第三方面,本发明实施例提供一种时钟同步方法,包括:
确定基准信号与每个振荡器产生的振荡信号之间的偏差;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市英特瑞半导体科技有限公司,未经深圳市英特瑞半导体科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810096519.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:涡旋式压缩机
- 下一篇:一种自动调节的防风太阳能板